电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC13M0000DG

产品描述LVPECL Output Clock Oscillator, 13MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EC13M0000DG概述

LVPECL Output Clock Oscillator, 13MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC13M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率13 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
《signaltap的使用技巧》分享--来自明德扬科教
明德扬最新一期免费视频上传到优酷啦!我看一下风格还是延续以前的,简单直接,很容易上手,大家可以去看看哟!! ...
你不懂我伤悲 FPGA/CPLD
三大投资集团竞购飞利浦半导体
据业内知情者称,全球最大的几家私人投资组织本周将参与竞购飞利浦公司半导体业务,这起竞购金额估计高达100亿美元。   飞利浦把7月27日定为最后的期限,但由于这项业务的复杂性,参与竞购的 ......
fighting 模拟电子
如何实现GPRS远程水文观测系统?
水文观测,我们一般观测两点: 1、水位; 2、水面图像; 水位的测量,一般通过投入式压力传感器进行测量,数据通过GSM信息采集控制器来计算和传输; 水面图像的采集一般通过iTC668来进行采 ......
szyijitong 工业自动化与控制
mini2440 eboot
我的问题 1:我发现我用Nboot把eboot启起来后我的DNW就不能用了。。似乎不能识别USB,DNW上面USB:X,同样我也通过DNW按照手册上说的把NBOOT,eboot,NK全部烧入,DNW也不能用但是我的activesync能 ......
刘丽军 嵌入式系统
多分了FAT分区,可SD卡却不能用了
本来我的nandflash有一个binfs分区,两个fat分区,今天我就多加了个fat分区,结果是sd卡的那个图标不见了。。。。希望高手指教...
fossilren 嵌入式系统
DCDC降压电路的LC滤波设计问题
各位老师,问题背景是这样的:3.7V锂电池经过DCDC升压到5V,给LORA模块供电,但是LORA的天线辐射太强,电源会耦合进430MHz-460MHz 纹波可达1V的干扰。 因为电路无法加屏蔽罩,想着再DCDC输出加 ......
燕园技术宅 开关电源学习小组

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1030  1159  1379  2727  1368  31  21  52  24  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved