电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA105M000DG

产品描述LVPECL Output Clock Oscillator, 105MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA105M000DG概述

LVPECL Output Clock Oscillator, 105MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA105M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率105 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
CC1101程序运行一会 就死机了
程序一开始能正常发送接收, 运行几分钟后 就不能够发送接收了 重启上电又能运行 ,几分钟后接着死机!!!怎么解决啊。 ...
小文渊 无线连接
AVR单片机圣经级电子书,送给有需要的人
师兄们留下来的资料,保证每本书都是精挑细选出来的,送给有需要的朋友们,祝你们早日成功!:) 还有一本个人觉得比较好的《AVR单片机C语言入门指导》因为大于15M没传上来,有需要的找我要!...
ming1005 Microchip MCU
开发在线编译esp32的mpy固件平台
我要做一个在线编译esp32固件的平台, 把常用的库搞成多选框 想要啥功能就选择一下 也可以上传自己的py文件打包到固件 编译完成后发邮件通知下载链接 固件在线保留10分钟 ...
youxinweizhi MicroPython开源版块
【每周深度话题】单片机工程师的发展轨迹
无论你是在高中还是在大学,最初接触单片机的时候,是不是有过一种“我是复合型人才”的美好感觉?做单片机,哪怕一个流水灯,也要软硬兼修。软件方面,C语言基础是必不可少的,硬件方面,理解 ......
风过琴弦 单片机
史上最全!5G各类场景的天线解决方案(上)
随着5G试验网络开展,5G基站系统通道数的增加并未提升单用户的感知,其作用主要是增加多用户的接入容量,但同时也增加了建网投资成本。在实际的应用场景,如室外密集热点场景、广域覆盖场景、室 ......
石榴姐 无线连接
集成电路查询软件-最新版,很好用
35396...
liumnqti 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2662  2312  807  2906  86  54  47  17  59  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved