电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB666M000DG

产品描述LVDS Output Clock Oscillator, 666MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NB666M000DG概述

LVDS Output Clock Oscillator, 666MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB666M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率666 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【解密17】基于51单片机的无线遥控坦克DIY 之 物品清单共享
前面一直给大家介绍遥控坦克DIY过程,今天分享一下DIY这个坦克使用到的所有物品清单,以方便大家更加了解这个坦克的DIY过程,话不多说请看下面列表。 图17-01,坦克使用到的所有 ......
@ZiShi DIY/开源硬件专区
怎样处理潮湿敏感性元件
怎样处理潮湿敏感性元件 【来源:SMTA技术委员会】【作者:SMTA技术委员会】【时间: 2006-3-14 9:40:30】【点击: 84】 本文介绍,塑料封装元件的潮湿敏感性是一个关键的制造 ......
fighting 模拟电子
LM3S811开发板到啦~顺丰真给力啊……
晚上上图,嘿嘿 囧...下午手机发的帖子,没想到是这个格式啊.... :Sweat: 本帖最后由 anqi90 于 2011-4-26 19:23 编辑 ]...
anqi90 单片机
无线网络和技术概念
其实只是一些定义,搞清楚一些概念。 GSM Global System for Mobile communication 全球移动通信系统,一种移动电话标准, GSM 较之它以前的标准最大的不同是他的信令和语音信道都是数字式的 ......
Jacktang 无线连接
编程文章网 www.kingofcoder.com
编程文章网 www.kingofcoder.com...
zpslj 嵌入式系统
XJ4330双踪双时基示波器电路图
购得一台二手的XJ4330双踪双时基CRT示波器,性能还算不错,就是垂直测量误差和水平测量误差比较大,看着不是很舒服,就想自己调试检修一下,可是随机附送的图纸既不全也看不清楚,于是我着手准 ......
cheyqm DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1815  861  1075  2929  722  46  43  54  40  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved