电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB815M000DG

产品描述LVDS Output Clock Oscillator, 815MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NB815M000DG概述

LVDS Output Clock Oscillator, 815MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB815M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率815 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
*****香版主:IAR422+st-linkII在中断内调试出问题
用IAR442,IAR5.X还未支持ST-LINKII,ST-LINKII也不支高密度的FLASH,IAR422下用st-linkII在中断内断点调试,老是会跳不出中断!何解?打算以后用IAR5.X+WIGGLER+HJTAG.EXE不知功能如何?有 ......
TonnySun stm32/stm8
要做PCI的驱动,需要看DMA相关的东西吗?
没做过,对硬件不是很动,现在看接口部分,有些驱动程序里还有DMA的处理,不知道要不要看?...
liwei3290 嵌入式系统
开发板上怎么挂载标准键盘啊?
请教各位 开发板上怎么挂载标准PC键盘(usb的)啊? ...
林hh 嵌入式系统
Altium designer定制线宽和过滤器
在其他地方看到这个AD软件的功能,分享给大家! 1、定制线宽快捷键 在画电路板过程中,常常需要改变线宽,shift+W可以调出线宽修改界面, 174448 具体的定制线宽方法如下所示 点击DX ......
qwqwqw2088 PCB设计
基于DSP的并联电力有源滤波器的仿真研究
基于DSP的并联电力有源滤波器的仿真研究 近十年来,随着电力电子技术的飞速发展,电力有源滤波器(简称APF)逐步进入成熟应用的阶段。电力有源滤波器是一种基于脉宽调制、信号处理和大功率高速自 ......
zbz0529 DSP 与 ARM 处理器
msp430程序下载问题
将程序下载到msp430,结果下载到一半的时候,突然提示错误说某某地址写不进去。 ...
liwenbiao 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 709  2083  1335  1782  1207  44  8  10  13  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved