电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC747M000DG

产品描述LVPECL Output Clock Oscillator, 747MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EC747M000DG概述

LVPECL Output Clock Oscillator, 747MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC747M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率747 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
问下怎么写驱动的啦
我现在要写一个信号接收器的驱动 比如:在考场放置很多信号接收器,写个驱动后在电脑上就可以观察所有的信号接收器的情况。 我就想问像这种驱动使用什么写的? 用的是什么技术? 最好能说些 ......
amork2007 嵌入式系统
电源输入限制浪涌电流模块
一、A3系列电源输入限制浪涌电流模块简介 1、电源简介 开关电源由于在体积、重量和效率等多方面的优势,已经越来越广泛地应用在通信、航天航空、军工兵器、发电变电等领域。从1955年美国科学家 ......
andybeck 电源技术
DSP集成开发与应用实例 张雄伟.rar
DSP集成开发与应用实例 张雄伟.rar 电子书,要用超星阅览器看...
ulan DSP 与 ARM 处理器
一起推荐国产低功耗LDO
查看了一下自己设计的产品和接触到的一些产品,在功耗有要求的时候,选用的LDO大部分是TI等一些进口的芯片, 试问,有没有一块国产的LDO芯片,能应用于低功耗领域,有没有了解的,列举一下 ......
zhangdaoyu 国产芯片交流
常用接口标准
常用的接口类型分类...
fighting 测试/测量
ST MEMS创意大赛第7贴 -- 机器学习内核学习(2)(MLC)
本帖最后由 传媒学子 于 2020-6-1 20:20 编辑 FSM+MLC学习分享 书接上回,这次分享FSM+MLC, 官方给出了一些例子: 479959 479958 我这边接上次的UP_DOWN 决策树,配合上 ......
传媒学子 ST MEMS传感器创意设计大赛专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1715  2930  2385  2492  2290  32  40  18  17  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved