电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FC1403M00DGR

产品描述LVDS Output Clock Oscillator, 1403MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FC1403M00DGR概述

LVDS Output Clock Oscillator, 1403MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FC1403M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1403 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
缩短积分时间可以提高航位推算导航系统的精度
缩短积分时间可以提高航位推算导航系统的精度 汽车航位推算(DR)导航系统采用一个陀螺仪(gyro)来推算车辆的即时航向。借助该信息再加上行驶的距离,导航系统可以正确确定车辆的位置,即使卫 ......
dontium ADI 工业技术
【CN0153】利用精密ADuC7122和外部热敏电阻构建基于USB的温度监控器
电路功能与优势 本电路显示如何在精密热敏电阻温度监控应用中使用精密模拟微控制器ADuC7122。ADuC7122 集成多通道 12 位SARADC、12 个 12 位DAC、1.2 V内部基准电压源、ARM7 内核、126 kB闪存、 ......
EEWORLD社区 ADI 工业技术
学模拟+堵住泄漏:当心电容器漏电!
本帖最后由 dontium 于 2015-1-23 11:40 编辑 143774 这个电路中C1电容是较大一个电容,文中说为了能够通过低频信号,那这个电路通过的截止频率我们可能通过公式:file:///C:/Users/jingxia ......
billjing 模拟与混合信号
LC谐振频率计算器
LC谐振频率计算器,不知道大家用不用得上,可以由他设计滤波器...
237348637 模拟电子
理解运放的轨至轨特性
跟随器电路: 22628 前级采样电阻上的采样电压 VI_AMP_IN 经 U6 的跟随作用 VI_AMP_OUT 送至 ADC 进行A/D 转换, U6 在此处的作用:减轻“负载效应”提高采集精度。 D3,D4 ......
灞波儿奔 模拟与混合信号
各位结婚了的电工 工资是上交老婆管还是自己管
如题,权当做个调查,我先说下我自己,现阶段我们是各管各的,家庭开支我出,老婆的她挣多少花多少,我不管,我的收入自己管理,自己理财,一年下来还不错,理财回报有个几万,从不乱花钱, ......
ylyfxzsx 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1793  735  2912  2072  58  11  59  42  3  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved