电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA688M000DG

产品描述LVPECL Output Clock Oscillator, 688MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA688M000DG概述

LVPECL Output Clock Oscillator, 688MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA688M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率688 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
2010 TI 模拟产品应用及技术研讨会
2010 TI 模拟产品应用及技术研讨会 6/01 Hefei 合肥 6/03 Shenyang 沈阳 6/22 Suzhou 苏州 全球半导体领导厂商 - 德州仪器(Texas Instruments, TI),多年来致力于高效能模拟技术的研 ......
安_然 DSP 与 ARM 处理器
高精度测量仪
本帖最后由 paulhyde 于 2014-9-15 03:30 编辑 高精度测量仪 ...
W1Z1Q 电子竞赛
LCD终于点亮了----------MB9B506_Easy_Kit
我的MB9B506_Easy_Kit开发板,用富士提供的MB9B506_Easy_Kit_Demo-v10程序,写上去后LCD怎么也不显示,调整它的偏压也不管用。 心想,这是富士提供的程序不应该有错吧!怀疑是LCD损坏,因为这 ......
dontium 单片机
超级终端串口
我的计算机没有串口,请问可以把开发版与pc用usb相连接,达到超级终端的效果吗?我买的jtag也不要配套,一个是2.0一个是2.54.没有超级终端就进不了uboot,也就没法下载程序,着急啊。...
aqiraby 嵌入式系统
【讨论】(十分古怪的)关于msp430 IAR编译器对堆栈的分配的疑问
我发现 在一个子函数中使用到 unsigned char DotBuf;这个时候,堆栈的使用量猛增! 而且在一个函数中多次调用fun1();堆栈的使用量是累加在一起的,为什么这么古怪,每次退出 fun1();程序不会 ......
gladito 微控制器 MCU
TB5128电路文件
有需要的朋友可以看看 ...
HUANGXIONG 电机控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 33  203  1431  1708  632  3  49  44  46  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved