电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC67M0000DG

产品描述LVPECL Output Clock Oscillator, 67MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EC67M0000DG概述

LVPECL Output Clock Oscillator, 67MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC67M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率67 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
altium designer 10的一些问题
ALTIUM DESIGNER 10 原理图 PCB用 SMART PDF 转出来的PDF只显示实际原理图与PCB的左上角一部分,而这个文件AD9转成PDF都是正常的,各位大侠何解 还有AD10 封装属性对话框太大了,长下两部分都无 ......
jiangjian1219 PCB设计
【M4开发板Hanker试用狂】ddllxxrr之三:显示汉字
Ti的图形库里边没有汉字的直接支持。这就要我们自己建一个汉字库,我想也可以不建而用现有的16点阵库。放到外部存贮器或SD卡之中。用时调出。 如果开发的产品只用几个汉字,我想自己建库比较合 ......
ddllxxrr 微控制器 MCU
wavecomeq2403 端口问题
Q2403模块的SPK1P,SPK1N,MIC1P,MIC1N各在板面上的什么位置? 或者说,话筒和听筒的位置在哪里?...
miaoqin1017 嵌入式系统
【米尔MYS-8MMX】米尔MYS-8MMQ6-8E2D-180-C应用四——NLP使用自定义词典
在上篇(https://bbs.eeworld.com.cn/thread-1178634-1-1.html)中,我们在米尔MYS-8MMQ6-8E2D-180-C的板卡上尝试对词性进行了标注,发现jieba缺省库中的词性识别并不是特别准确,同时而且分词 ......
tobot 嵌入式系统
modelsim时序仿真
把源文件和测试文件以及所用到的原语库加载到工程中去,在时序仿真,指定quartus产生的sdf文件,并指定region/(例化名)结果出现这样的错误 Failed to find INSTANCE ''. Failed to annotat ......
edelajiang FPGA/CPLD
纳闷:按说A/D前面不加低通滤波
按说A/D前面不加低通滤波,因为采样造成的混叠会使情况“很糟”, 但事实上似乎没那么严重。各位是否都加所谓的抗混叠滤波?...
leslie 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2189  1457  1246  1014  214  45  30  26  21  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved