电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC768M000DG

产品描述CMOS/TTL Output Clock Oscillator, 768MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QC768M000DG概述

CMOS/TTL Output Clock Oscillator, 768MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC768M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率768 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
U盘过滤驱动如何禁用U盘
如题,U盘过滤驱动如何禁用U盘? 在网上找了几段代码,都是将U盘设置成只读模式,不是真正的禁用。 向大家请教如何禁用U盘,彻底的禁用,电脑任务栏也不显示U盘的图标?...
liwei3290 嵌入式系统
全国电子设计竞赛 (经验之谈)
我也是偶尔看到的,跟大家分享下.... 想来对参加电子大赛的伙伴们会有些帮助,呵呵。 全国电子设计竞赛 (经验之谈) 1、软件与硬件电路最好是同时做,不要前几天都在搞软件,等到最后才来焊 ......
missuu 电子竞赛
2016年3月版主芯币奖励公告
根据 EEWORLD版主规则及版主操作手册https://bbs.eeworld.com.cn/thread-370268-1-1.html2016年3月获得奖励版主名单如下: 238331 版主月度考核分数查询,请进入EEWORLD论坛进入自己负责的版 ......
eric_wang 为我们提建议&公告
超低价专业PCB打样 双面板200元/款(含飞针测试)
超低价专业PCB打样 双面板200元/款(含飞针测试) 一、单面板 工艺:喷锡/镀金 规格:10CMX10CM 单价 150元(10PCS) 交期:3-4天 加急1天 二、双面板 工艺:喷锡/镀金 规格:10CM ......
benpao_life 嵌入式系统
【项目外包】嵌入式通信模块开发
嵌入式通信模块开发 项目预算:¥ 1,000~5,000 开发周期: 30 天 项目分类: 嵌入式 竞标要求: 项目 ......
CSTO项目交易 嵌入式系统
微软windows 8支持SoC 意味着什么?
今年一月CES上微软CEO 鲍尔默宣布微软下一代操作系统windows 8将兼容多种平台, 鲍尔默的主题演讲以‘支持SoC 下一代windows’为主题,意味深远, 这一计划留给人们很大的想象空间. 首先,最大 ......
何小庆 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1497  2326  1797  1384  1305  55  51  33  46  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved