电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB1350M00DG

产品描述LVPECL Output Clock Oscillator, 1350MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB1350M00DG概述

LVPECL Output Clock Oscillator, 1350MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB1350M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1350 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有没有domino中用ajax生成树形部门选择对话框的代码?
因人数较多时,一次显示出来有点慢,就像eeworld那样的,点击时异步计算下级菜单并显示出来。在domino中做出来的朋友提供一下,谢谢! 给出方案的送100分。...
boyeexie 嵌入式系统
请教SD卡启动NK.bin
小弟遇到难题,请教各位前辈!分都用完了,还请各位前辈帮帮我。 问题:在eboot启动后,添加从SD(fat or fat32)卡直接启动NK的工作。目前进展,nk.nb0已经可以读到ram,ce也已经起来了。 目 ......
Feeeee 嵌入式系统
三则冷笑话
毛骨悚然 绝对真实 我同事的奶奶和我同事的父母住在一起,在一个很小的小镇上。   有天晚上,同事父母吃完晚饭出门了。就奶奶一个人在房间里做做家务,休息休息。他父母刚出去一会儿 ......
shuangshumei 聊聊、笑笑、闹闹
TI秀+我的小伙伴们
本帖最后由 huixianfxt 于 2014-2-17 20:06 编辑 自己也算是一个TI的铁杆粉丝呢,看看下面我的小伙伴们,应该就可以明白了呢。。。。还有芯片就不上图了呢,不然太多了。。。。。 142118 ......
huixianfxt 微控制器 MCU
请教arm仿真器问题
请问如果使用AXD和仿真器调试,板子的flash上要先烧boot么? 我每次都要先烧一个boot来初始化CPU,才能用AXD和仿真器调试其他程序。 是不是一定要烧BOOT呢? 我想如果仿真器连上芯片,应该和 ......
nec ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1396  835  1957  31  2094  16  38  43  22  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved