电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA332M008BG

产品描述LVPECL Output Clock Oscillator, 332.008MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA332M008BG概述

LVPECL Output Clock Oscillator, 332.008MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA332M008BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率332.008 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
ADXL345
這是在淘寶購入的模塊,付上我實際測試的影片,還有模塊所附的資料和程序http://player.youku.com/player.php/sid/XMzg2ODAyOTI0/v.swf86258...
naga568 传感器
VCXO的output load
设计loop filter需要知道VCXO的input capacitance,但是手册上只有一个output load=30pF。还请知道的兄弟说说output load是什么意思。...
99186329 无线连接
有熟悉ad9696的小伙伴么
想用ad9696做一个处理100Mhz的高频信号的比较器,但是查了芯片手册,没啥进展,有熟悉这款芯片的小伙伴没,谢谢。 ...
宽仔爱电子 电子竞赛
在PTreceivePacket中不知为何老是蓝屏的代码....
xpassthru里面的例子 我就在PTreceivePacket掉了这个函数把MYPACKET传了进来 VOID PacketAnlysis( IN PNDIS_PACKET packet ) { NDIS_STATUS status ; UINT TotalPacketLength = 0 , ......
ccxida 嵌入式系统
GSM模块开发问题
我用单片机控制WAVECOM模块发信息或打电话出来时: 用串行口看着(监视)就很正常,能发能打。指令都显示无误 但一关掉串行口后就不能发不能打电话啦?谁能解释一下呀!!...
wangyg007 嵌入式系统
AD9162的配置问题
AD9162在配置的时候有好多寄存器,但是在配置的时候datasheet给了一个START-UP SEQUENCE,如下图。但有些需要配置的寄存器并不在这个START-UPSEQUENCE中,如 Register 0x304、 Register 0x306这 ......
yangsen7336 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2685  2353  1685  797  470  31  43  9  48  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved