电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552AD000116BG

产品描述LVPECL Output Clock Oscillator, 669.32658MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小4MB,共80页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

552AD000116BG概述

LVPECL Output Clock Oscillator, 669.32658MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

552AD000116BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性IT CAN ALSO OPERATE AT 622.08 MHZ
最大控制电压3.63 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率80 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号552
安装特点SURFACE MOUNT
标称工作频率669.32658 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
Si552
D
U A L
F
R E Q U E N C Y
VCXO (10 M H
Z T O
1.4 GH
Z
)
Features
Available with any-rate output
frequencies from 10–945 MHz and
select frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL, LVDS
& CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical Modules
Clock and data recovery
Ordering Information:
See page 7.
Description
The Si552 dual frequency VCXO utilizes Silicon Laboratories advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and select frequencies to 1400 MHz. Unlike traditional VCXO’s where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low jitter clocks in noisy environments typically found in communication
systems. The Si552 IC based VCXO is factory configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si552
∑ -μ04 HELP2416 中Uboot编译
本次主要制作2种Uboot文件,一种是可以从NandFlash启动的版本,一种是从SD卡启动的版本。(2种版本在HELP2416中均有讲解) 一、Uboot 之NandFlash 启动版本。(编译环境搭建好是前提) ......
DavidZH 嵌入式系统
分享ARM7学习经验—12864液晶显示(五)
板上有个小型12864点阵液晶,型号是OCM12864-9,不带字库,需要使用取模软件,常用的有PCTOLCD2002非常经典。 12864与芯片的连接方式如图所示 RS/A0 数据/指令选择 P0.21 R/W读/写控制 P0.11 ......
billbot501 ARM技术
贵站在浪费大家的时间,望改进。。。
1、贵站在主页上没有论坛的入口,必须登录以后才可以浏览,感觉不方便。 因为大家都是忙人,经常在关注最新的信息,要看的专业网站也不仅仅是贵站这一个,还要看其它的相关网站,而贵站居然连 ......
kisseeee 为我们提建议&公告
PN结问题
请问各位大侠: 新的PN结两端有电压吗?(从理论上来解释,而不是从实际测量的角度) 用导线将两端连接起来有电流流过吗? 谢谢!...
pcl833 模拟电子
wince platform builder 更新/pb 5.0集成.net cf 2.0
求06和07年的更新包,有资源的朋友加我QQ380562238或发我邮箱,cw68ster@gmail.com,先谢过大家啦。 或者如何手动把.Net FrameWork Compact 2.0集成到pb 5.0里面?希望尽量详细点,小弟还是 ......
WRD0960 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 74  2910  1076  644  1841  56  52  55  6  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved