电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB1219M00BG

产品描述LVPECL Output Clock Oscillator, 1219MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB1219M00BG概述

LVPECL Output Clock Oscillator, 1219MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB1219M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1219 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531

推荐资源

为了找这么个东西我也是呕心沥血
家里燃气灶开关坏了让我去重新买一个,好,坏的给我拿去找,跑了市场的五金店没有,跑了市场的几家专卖电器的说是没有单独这样卖的,一个燃气灶扭动的开关坏了总不能够连整个燃气灶都换新 ......
yijindz 聊聊、笑笑、闹闹
485芯片坏了很多,求助
485芯片坏的很频繁,求助: 还有经常热插拔 177427 ...
stm32f103vct6 综合技术交流
TLC0831C-I,TLC0832C-I.
TLC0831C-I,TLC0832C-I.本文介绍了TLC系列单片机的另外两个芯片...
rain 嵌入式系统
如何测量示波器的底噪
信号完整性是示波器测量信号质量的主要衡量标准。 尤其当我们需要观测小信号或者大信号的微小变化时,其信号完整性显得更加至关重要。 在我们进行设计、调试时,信号完整性与否会极大影响我 ......
Micsig麦科信 测试/测量
一周精彩回顾:2017.1.16-2017.1.22
:victory:大家早上好!这一期的精彩回顾可就是过年前的最后一期啦~~嘿嘿,咱们下次见面就要年后放完年假回来罗~~~不要太想我哦~~在此先祝福大家新年快乐!万事如意,合家平安!!! 下面进入 ......
okhxyyo 机器人开发
有关版面的建议
偶然发现:如附件上的那一部分,在“最新关注”、“新鲜出炉”这个栏目有向上渐移的效果,不过可能移的帧没有调整好,看起来好像有闪屏的感觉 ,所以希望版主调整一下,有助观看。:) 本帖最后 ......
hongkeanny 为我们提建议&公告

热门文章更多

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2916  1347  2776  2134  2508  59  28  56  43  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved