电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB1265M00BG

产品描述LVPECL Output Clock Oscillator, 1265MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB1265M00BG概述

LVPECL Output Clock Oscillator, 1265MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB1265M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1265 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
开发日志(5)-附Altera FPGA开发板原理图
时间过去半年了,开发板的原理设计基本完成了。 最初是想将工程化的一些应用放到开发板上,使的开发板不要停留在跑马灯、7段译码管之类的阶段。 AD输入就是工程上常用的一种功能,作为自然界 ......
kdy FPGA/CPLD
听说Atmel对小客户不做ticket技术支持了,是真的吗?
以前一直用Atmel 3U板子做开发,有问题,一直是发at91的技术客户,也很快都会有满意的答复。最近听说,Atmel不会对小客户做技术支持了,也就是说,以后不能很方便的发ticket得到答复了。不知道 ......
leilaseu Microchip MCU
KEIL下程序运行问题
我在KEIL下仿真一程序,断点跟踪时程序可以正常按照预定的想法运行,可是不断点让它自己跑程序却不能,有没有哪位高人了解的?...
wanqun 嵌入式系统
求助关于8051与 RS485 多机通讯开发
您好~目前我正在設計一個有關RS485多機通訊的工程,這是一個簡單的系統這系統的MCU適用8051 並且使用 MAX488這個IC將 UART轉換成 全雙工的485線路則是利用網路線 網路線也是雙絞線 因此覺得這樣 ......
naruto239377 51单片机
为什么我的nk.bin文件烧不进去
按照smdk2400的使用手册做的,但是最后生成的nk.bin文件确烧不进去,显示说 BIN Image type unkonw,这是为什么啊,急求解决...
liuqiuming236 嵌入式系统
TLP3547评估板评测-性能及稳定性测试评价
本帖最后由 181084431 于 2018-9-8 09:44 编辑 TLP3547特点: 1. 高可靠性、使用寿命长 2. 小尺寸、无噪声 3. 双向导通,可替换继电器 ADC的性能(基准电压为1.2V ......
181084431 东芝光电继电器TLP3547评测

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1316  803  992  1143  2353  18  6  54  57  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved