电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA304M000DG

产品描述LVDS Output Clock Oscillator, 304MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FA304M000DG概述

LVDS Output Clock Oscillator, 304MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA304M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率304 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ADUCM350: M3核的16-BIT ADC
ADuCM350是一个扭扣电池供电的,用于袖珍设备的片上计量芯片,保健诊断、可穿戴产品的生命信息采集等, ADuCM350可用于高精度的电位计,电流、 电压、阻抗的精确测量 数据手 ......
dontium ADI 工业技术
hive注册表和内核啥关系啊?
重新烧写nk注册表还能不清(就是不恢复到platform.reg中的值)?注册表不是在内核中的吗?重新烧写内核请不请注册表是在哪里做的 啊?...
illino 嵌入式系统
2440外部中断引脚不用的时候如何处理比较好
我在板子上把中断引脚引出来了 但是现在不用,想处理下 来自:EEWORLD合作群63762526,群主:wangkj...
WLJP PCB设计
keil for arm,地址中保存的值正确,监控变量值不正确?
请问stm32编程,函数中的局部变量u32进行计算赋值,汇编中看到寄存器中的结果正确,查看赋值到内存地址的值也正确,但从jlink读出变量的值却为0x00000000 有人遇到这种情况吗???求救~~...
lzfmars stm32/stm8
【WIO Link评测】—by dql2016
@dql2016 【WIO Link评测】开箱 【WIO Link评测】用手机编程,点个灯 此内容由EEWORLD论坛网友dql2016原创,如需转载或用于商业用途需征得作者同意并注明出处 ...
okhxyyo 无线连接
EEWORLD大学堂----直播回放: Microchip 安全系列13 - 一次性产品的防伪保护
直播回放: Microchip 安全系列13 - 一次性产品的防伪保护:https://training.eeworld.com.cn/course/6094...
hi5 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 452  2859  2458  2292  450  10  58  50  47  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved