电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB254M000BG

产品描述LVPECL Output Clock Oscillator, 254MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB254M000BG概述

LVPECL Output Clock Oscillator, 254MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB254M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率254 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
如何用AT指令 收短信?
用AT指令控制手机 读出短信 具体怎么操作 AT OK AT+CMGF=0 OK 然后我就不会了 at+cmgr at+cnmi AT+CSDH AT+CMGL 我都试验过 都错误啊 或者 MSComm1.PortOpen = True ......
kjwhzx1985 嵌入式系统
问一下PCB板子外形线的宽度会影响最终板子制作时的尺寸吗
只知道制板子的基本流程,不知道具体的细节 求大佬指点...
PCB我不会 PCB设计
pxa270 GPLR
在pxa270的gpio寄存器中有一个为GPLRx。 “GPLRx,监控引脚状态(GPIO Pin Level Register)。为只读寄存器,返回相应GPIO口的当前电平(高或低)。不管GPIO是作input还是output测试结果都有效 ......
wing0220 嵌入式系统
EVC中picture控件动态贴图错误
环境:evc4+sp4 代码如下: CStatic* pstatic = (CStatic*)GetDlgItem(IDC_STATIC_PORT); HICON hdisenable = AfxGetApp()->LoadIcon(IDI_ICON_DISENABLE); HICON henable = AfxGetApp()- ......
hy.rf 嵌入式系统
基于单片机的函数信号发生器
用单片机做的函数信号发生器,做好了,就是频率比较低,最高只有200多赫兹,谁能帮我改进改进,让频率达到10000赫兹啊。大神些,帮帮忙了。 ...
zys11002 单片机
电磁兼容的设计方法介绍(五)
在介绍了关于电磁辐射的几个重要的观念后﹐我们将会针对修改对策方法与方向做一个介绍﹐以使得读者除了认识一些基本概念外﹐也能够实际的运用在产品的对策修改上。 很多电磁兼容的对策工程师会 ......
taozi 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 115  2209  353  1202  529  34  16  39  29  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved