电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB710M000BGR

产品描述LVPECL Output Clock Oscillator, 710MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB710M000BGR概述

LVPECL Output Clock Oscillator, 710MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB710M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率710 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
咨询下,这个“音频频率数字扫频仪”原理图中的信号调理2有什么作用?
同学参加 TI 的DSP设计大赛,做音频频率数字扫频仪 34320 请教下,这个“音频频率数字扫频仪”原理图中的信号调理2有什么作用?...
cscl DSP 与 ARM 处理器
求求万能的电子工程世界的论坛友友们帮帮忙
:$ :$ :$ 毕业设计运气不好:剩下了一个最难的课题 完全不懂该怎么入手 求求万能的电子工程世界的论坛友友们帮帮忙?给点思路也行 谢谢了 任务:采用单片机或CPLD完成信号发生器 ......
04730 FPGA/CPLD
最近出现,参加过的活动,还可以参加。
前一段时间,有个半导体知名度的调查。我参加了一次后,发现还可以参加。点击答题之类的按钮,并没有出现“”您已参加该活动“之类的提示。最近,一个活动”A4WP无线充电测试的示波器方案“,又 ......
ienglgge 为我们提建议&公告
逆变电路设计,高手进来
1.基本要求: 1).输入12VDC 2)输出36VAC 3)额定输出功率大于30W 4)频率45到55HZ,选用工频隔离变压器 5)输出有过压保护; 6)输入有过压保护和过热保护; 2、发挥部分 1)额定输出 ......
happyhaixian 电源技术
【问TI】请问有关于单片机内部详细结构的书没有?
本人已初学msp430,能够看懂普通的程序代码,现在想深入学习,了解单片机的原理结构,但一直苦于找不到相关的书籍,因此想请各位大虾指点迷津!...
gpsbird 微控制器 MCU
ADS1115数据采样问题
我用ADS1115结果采样出来的只有65536,请问这是怎么回事啊?(给参考电压3.3v,电压基准4.096V,选择通道AIN1), 这是配置 chan = 0x90; //写入主机地址 chan = 0x01; ......
jianhong0425 单片机

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1945  30  2612  1670  816  40  1  53  34  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved