电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC688M000DGR

产品描述LVPECL Output Clock Oscillator, 688MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AC688M000DGR概述

LVPECL Output Clock Oscillator, 688MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AC688M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率688 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TI杯浙江赛区(F题)宽带前置放大电路
本帖最后由 paulhyde 于 2014-9-15 09:00 编辑 大家看看这个题目的方案怎么设计,无缘衰减网络用的是PI型的... ...
隔壁王木匠 电子竞赛
51单片机与组态王6.5通信协议,附带源程序.
我写的这个通讯协议支持双字传输经过多次尝试稳定高效,希望设计组态王这一块的有所帮助!注:1.0支持一个字节,2.0支持两个字节。 ...
shileiwu0505 51单片机
FPGA 频率高的影响
FPGA 频率高的影响 对HDL有何影响...
phdwong FPGA/CPLD
【2022得捷电子创新设计大赛】全自动高压蒸汽灭菌控制器-开箱贴
项目申请的 MIMXRT1020-EVK评估板 经过十多天的等待,板子终于收到了。拆开外包装,里面是得捷的货单和NXP的精致盒子。 618865618866 拆开来看板卡很是精致,镀金板,像是高端食材的样 ......
aple0807 DigiKey得捷技术专区
今天收到EXP430FR5739开发板了
今天接到快递员的电话,很高兴收到了EXP430FR5739开发板。 现在有事干了,谢谢论坛,谢谢管理员。...
zndz410 微控制器 MCU
淘汰电流互感器 —— 第2部分:克服使用分流式电流传感器的弊端
转自deyisupport 使用分流器的一个特定弊端就是:会在现有前端电路中产生功耗。一些标准限制现有前端电路内允许的最大功耗。其结果是,分流器允许的最大电阻值可能受限于给定的最大电流。 因 ......
maylove 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1634  2420  1499  396  606  48  8  21  22  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved