电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA11M0000DG

产品描述LVPECL Output Clock Oscillator, 11MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA11M0000DG概述

LVPECL Output Clock Oscillator, 11MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA11M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率11 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于关cpu总中断还是关硬件使能模块的答案!
dm9000 接收数据后会产生中断,这个时候cpu 去接收数据然后处理,过程是这样的。 但是在接收数据中dm9000可能还会再来一次中断,这样的话数据接收就被打断导致错误。 然后分别采用两种思路 ......
jorya_txj 嵌入式系统
新手讨教求版主主!
Crotex系列的ARM推广了多久? 其仿真器是什么,容易买的到吗? 我看了一下STM32F101R8,其内核是ARM Cortex-M3,其在市场上的应用比较广吗?仿真器怎么样??其里面好像没有CAN ??? ......
pensir stm32/stm8
根据"【TI低功耗设计大赛】"参赛须知 强烈要求第一名公布原理图
根据"【TI首届低功耗设计大赛】"参赛须知 强烈要求第一名公布原理图 187528 ...
蓝雨夜 微控制器 MCU
分享一般好书 数字信号处理C语言程序集-DSP算法大全C语言版本原书
DSP算法大全C语言版本原书名为<数字信号处理C语言程序集> 目录截图如下 595706 595707 595708 595709 595710 原文链接如下 分享一般好书 DSP算法大全C语言版本 PDF版 https:// ......
BennySu DSP 与 ARM 处理器
如何才能学好进行嵌入式系统开发呢?
在学习嵌入式系统开发时,在学习硬件知识的时候感觉有点学电子的,请各位前辈给与指导!...
sweety 嵌入式系统
【TI首届低功耗设计大赛】在Linux下安装CCS6
本帖最后由 dcexpert 于 2014-9-28 21:29 编辑 看到很少人在Linux下使用CCS6,于是想尝试一下。先下载CCS6的Linux安装文件ccs_setup+linux32.bin,再文件加上可执行的属性后,以root权限进行 ......
dcexpert 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1835  494  1158  286  145  37  10  24  6  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved