电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB221M000DGR

产品描述LVDS Output Clock Oscillator, 221MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB221M000DGR概述

LVDS Output Clock Oscillator, 221MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB221M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率221 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
全国大学生电子设计大赛优秀作品选集
本帖最后由 paulhyde 于 2014-9-15 03:12 编辑 免费的资料,希望对你的报告有帮助呵~:) ...
筱菱1046 电子竞赛
请问谁知道 丝印是40E48a的6脚ACDC开关电源控制IC的型号是什么?急
本帖最后由 kenleung 于 2014-11-22 16:07 编辑 请问丝印为40E48a的IC(SOT-236)是什么型号的IC?用在控制220V交流转5V直流上...
kenleung 电源技术
辛斑竹又来发芯币了:你都是写“什么程序“的(限时三天)
本帖最后由 辛昕 于 2015-8-25 14:54 编辑 限时三天,限时三天!丫的,不是我故意玩饥饿销售,是实在群众太疯狂了,要是时间再长点我就是卖菊花都不够还。 号外号外,芯币大赠送! 回帖 ......
辛昕 编程基础
STM32vsLuminary(同是Cortex-M3内核),你选谁?
STM32vsLuminary(同是Cortex-M3内核),你选谁?欢迎讨论...
doublesex stm32/stm8
版主,请问用RVDS开发STM,需要用哪种仿真器?
STM有串口调试,是否就不需要仿真器了呢?...
hnyming stm32/stm8
利用modelsim对quartus ii中的原理图文件进行仿真测试的一些问题
大家好,希望各位fpga大侠帮助在下解决一下问题。 就是利用modelsim对quartus ii中的原理图文件进行仿真时,需要先将原理图文件转换为.v文件,并且还需添加ip库,还是实际情况并没有这样复杂 ......
xuhongming FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 893  578  385  1695  1325  45  8  11  54  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved