电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC817M000DG

产品描述LVDS Output Clock Oscillator, 817MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SC817M000DG概述

LVDS Output Clock Oscillator, 817MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC817M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率817 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
版主上任 第三份礼物
作为版主,要急人之所急。上次碰到一个朋友,要设计除法器。俺刚好有好用的工具。 在这里承诺:跟帖的 你提要求,俺帮你设计。FPGA和ASIC都可以。...
洁白如煤 FPGA/CPLD
单片机程序看不懂
void main(void) { TMOD=0X01; TR0=1; th=-t/256; tl=-t%256; TH0=th; TL0=tl; ET0=1; EA=1; while(1) {jisuan(); for(i=0;i...
376039329 单片机
关于射频芯片中的功率放大器知识浅析
一、射频芯片市场 根据 Yole Development 的统计,2G 制式智能手机中射频前端芯片的价值为0.9 美元,3G 制式智能手机中大幅上升到3.4 美元,支持区域性4G 制式的智能手机中射频前端芯片的价 ......
Jacktang 无线连接
【 ST NUCLEO-G071RB测评】_04_UART实验
本帖最后由 lvxinn2006 于 2019-1-11 08:55 编辑 本次活动测评开发板ST NUCLEO-G071RB由ST意法半导体提供,感谢意法半导体对EEWorld测评的支持! https://www.stmcu.com.cn/Product/pro_det ......
lvxinn2006 stm32/stm8
出个HMI(昆仑通态TPC7062KWE)
(1)物品名称:昆仑通态TPC7062KWE (2)新旧状况:8-9新 (3)转让价格:350包邮 (4)联系方式:QQ:2796088147 (5)其他: ...
stu_deepblue 淘e淘
十万火急,,哪个朋友按照上面这个流程写个程序出来给我
十万火急,,哪个朋友按照上面这个流程写个程序出来给我...
硬制合金 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2466  1582  1163  287  20  2  28  41  43  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved