电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA257M000DGR

产品描述LVPECL Output Clock Oscillator, 257MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA257M000DGR概述

LVPECL Output Clock Oscillator, 257MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA257M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率257 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
新年祝福语 欢乐大竞猜 投票有奖励!
新年祝福语 欢乐大竞猜活动已经接近尾声了,活动前我们准备了20份礼物,目前发祝福语和猜中祝福语的一共有17人{:1_119:} 新年新气象,图个喜庆, 发祝福语和猜中祝福语的每人都将获得一份新年 ......
eric_wang 聊聊、笑笑、闹闹
支持40A电流的同步降压转换器TPS548D22
一、特点: 转换器输入电压: 1.5 V 至 16 V 输入偏置电压 (VDD) 范围: 4.5 V 至 22 V 输出电压范围: 0.6 V to 5.5 V -------集成2.9-mΩ 和 1.2-m ......
dontium 模拟与混合信号
我建议论坛开辟一个专门放毕业论文的区域,方便大学生兄弟找
我建议论坛开辟一个专门放毕业论文的区域,方便大学生兄弟找...
heningbo 为我们提建议&公告
所有EEPROM都可以做51外扩程序存储器吗?
51的外部程序存储器地址在P0口和P2口上,所以必须有地址线与这些口相连啊,但是没有地址线的EEPRIOM呢>?还能做外扩程序存储器么? 只能做非易失性数据存储器了?...
拿得起铁 51单片机
vxworks分辨率问题
我现在有一个vxworks的系统,以前是在一个特殊的工控机上跑的,现在我想在虚拟机下跑。我的解决途径是重新生成一个bsp引导vxworks启动,但是vxworks启动后在初始化阶段出现错误,错误提示信息是 ......
dafengqixi 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2498  1131  729  344  1451  37  6  16  56  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved