电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A3PN030-ZFQNG48

产品描述Field Programmable Gate Array, 768 CLBs, 30000 Gates, 256-Cell, CMOS, 6 X 6 MM, 0.90 HEIGHT, 0.40 MM PITCH, ROHS COMPLIANT, QFN-48
产品类别可编程逻辑器件    可编程逻辑   
文件大小3MB,共92页
制造商Microsemi
官网地址https://www.microsemi.com
标准
下载文档 详细参数 全文预览

A3PN030-ZFQNG48概述

Field Programmable Gate Array, 768 CLBs, 30000 Gates, 256-Cell, CMOS, 6 X 6 MM, 0.90 HEIGHT, 0.40 MM PITCH, ROHS COMPLIANT, QFN-48

A3PN030-ZFQNG48规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Microsemi
包装说明HQCCN, LCC48,.24SQ,16
Reach Compliance Codecompliant
JESD-30 代码S-XQCC-N48
长度6 mm
可配置逻辑块数量768
等效关口数量30000
输入次数34
逻辑单元数量256
输出次数34
端子数量48
最高工作温度70 °C
最低工作温度-20 °C
组织768 CLBS, 30000 GATES
封装主体材料UNSPECIFIED
封装代码HQCCN
封装等效代码LCC48,.24SQ,16
封装形状SQUARE
封装形式CHIP CARRIER, HEAT SINK/SLUG
峰值回流温度(摄氏度)260
电源1.5,1.5/3.3 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
最大供电电压1.575 V
最小供电电压1.425 V
标称供电电压1.5 V
表面贴装YES
技术CMOS
温度等级OTHER
端子形式NO LEAD
端子节距0.4 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度6 mm

文档预览

下载PDF文档
Advance v0.4
ProASIC 3 nano Flash FPGAs
Features and Benefits
Wide Range of Features
• 10 k to 250 k System Gates
• Up to 36 kbits of True Dual-Port SRAM
• Up to 71 User I/Os
®
®
Advanced I/Os
• 1.5 V, 1.8 V, 2.5 V, and 3.3 V Mixed-Voltage Operation
• Bank-Selectable I/O Voltages—up to 4 Banks per Chip
• Single-Ended I/O Standards: LVTTL, LVCMOS 3.3 V /
2.5 V / 1.8 V / 1.5 V
• Wide Range Power Supply Voltage Support per JESD8-B,
Allowing I/Os to Operate from 2.7 V to 3.6 V
• I/O Registers on Input, Output, and Enable Paths
• Selectable Schmitt Trigger Inputs
• Hot-Swappable and Cold-Sparing I/Os
• Programmable Output Slew Rate
and Drive Strength
• Weak Pull-Up/-Down
• IEEE 1149.1 (JTAG) Boundary Scan Test
• Pin-Compatible Packages across the ProASIC3 Family
• Up to Six CCC Blocks, One with an Integrated PLL
• Configurable Phase Shift, Multiply/Divide, Delay
Capabilities and External Feedback
• Wide Input Frequency Range (1.5 MHz to 350 MHz)
Reprogrammable Flash Technology
130-nm, 7-Layer Metal (6 Copper), Flash-Based CMOS Process
Live at Power-Up (LAPU) Level 0 Support
Single-Chip Solution
Retains Programmed Design when Powered Off
High Performance
• 350 MHz System Performance
In-System Programming (ISP) and Security
• Secure ISP Using On-Chip 128-Bit Advanced Encryption
Standard (AES) Decryption via JTAG (IEEE 1532–compliant)
• FlashLock
®
to Secure FPGA Contents
Clock Conditioning Circuit (CCC) and PLL
Low Power
Low-Power ProASIC3 nano Products
1.5 V Core Voltage for Low Power
Support for 1.5 V-Only Systems
Low-Impedance Flash Switches
Embedded Memory
• 1 kbit of FlashROM User Nonvolatile Memory
• SRAMs and FIFOs with Variable-Aspect-Ratio 4,608-Bit RAM
Blocks (×1, ×2, ×4, ×9, and ×18 organizations)
• True Dual-Port SRAM (except ×18 organization)
High-Performance Routing Hierarchy
• Segmented, Hierarchical Routing and Clock Structure
Enhanced Commercial Temperature Range
• –20°C to +70°C
Table 1 •
ProASIC3 nano Devices
ProASIC3 nano Devices
System Gates
Typical Equivalent Macrocells
VersaTiles (D-flip-flops)
RAM kbits (1,024 bits)
4,608-Bit
Blocks
2
2
2
A3PN010
10 k
86
260
1k
4
2
34
34
QN48
A3PN015
15 k
128
384
1k
4
3
49
QN68
A3PN020
20 k
172
520
1k
4
3
49
52
QN68
A3PN030
1
30 k
256
768
1k
6
2
77
83
QN48, QN68
VQ100
A3PN060
60 k
512
1,536
18
4
1k
Yes
1
18
2
71
71
A3PN125
125 k
1,024
3,072
36
8
1k
Yes
1
18
2
71
71
A3PN250
250 k
2,048
6,144
36
8
1k
Yes
1
18
4
68
68
FlashROM Bits
Secure (AES) ISP
Integrated PLL in CCCs
2
VersaNet Globals
I/O Banks
Maximum User I/Os (packaged device)
Maximum User I/Os (Known Good Die)
Package Pins
QFN
VQFP
VQ100
VQ100
VQ100
Notes:
1. A3PN030 is available in the Z feature grade only and offers package compatibility with the lower density nano devices. Refer to
"ProASIC3 nano Ordering Information" on page III.
2. A3PN030 and smaller devices do not support this feature.
3. For higher densities and support of additional features, refer to the
ProASIC3
and
ProASIC3E
handbooks.
† A3PN030 and smaller devices do not support this feature.
January 2009
© 2009 Actel Corporation
I
简单的裸板程序编写问题啊..?求教..
我想把自己的一张320*240的图放到2440开发板上显示..可是发现我在把图转成*.c之后..在ADS里把代码复制到原来的图片代码那里取代了原来的代码位置..为什么make的时候会出现L62181E: error:Unde ......
3108009356 嵌入式系统
如何快速通过STM32单片机实现ST传感器的驱动测试
今天我将要向大家介绍如何快速通过STM32单片机实现ST传感器的驱动测试。本次我们使用的传感器是LSM6DSOX,因为SensorTile.box开发板集成了这颗传感器,所以我将用SensorTile.box来演示,如何通 ......
littleshrimp ST传感器与低功耗无线技术论坛
关于结构体在多个文件中的调用问题
本帖最后由 李嘉辉 于 2016-12-21 16:19 编辑 遇到了这样一个问题 ,我要把数据打包,装到结构体里面我在Pack.h文件里面定义了一个结构体,在Pack. c里面用到了这个结构体,同时我又在另一w ......
李嘉辉 编程基础
microbit做无人驾驶劫持工具
https://www.theregister.co.uk/20 ... one_hijacking_tool/ microbit是学校里教育孩子们的工具,但黑客发现它的无线功能和可编程特性,使它成为恶作剧的优秀工具。 Econocom数字安全高级 ......
dcexpert MicroPython开源版块
人邮物联网经典书:窄带物联网(NB-IOT)标准与关键技术
人民邮电最畅销的物联网专著:窄带物联网(NB-IOT)标准与关键技术 这本书对LTE R13 NB-IoT的整体协议做了详尽和全面的描述,涉及网络架构、物理层的各类信道、空口控制面、空口用户面、关键过 ......
高进 下载中心专版
将创新刻进DNA!泰克年度云上论坛三天带你看今朝创新!
543541 破-技术瓶颈、创-科技引擎、智-产业升级,泰克助力第四次工业革命再出发! 第四次工业革命内涵甚广,涉及数字、物理、生物等领域,产物包括人工智能、物流网、无人驾驶汽 ......
eric_wang 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1445  1789  1015  1075  2638  41  39  3  59  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved