电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC127M000DG

产品描述LVDS Output Clock Oscillator, 127MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC127M000DG概述

LVDS Output Clock Oscillator, 127MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC127M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率127 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于S3C2410和MC55的问题
S3C2410(ARM920T)通过串口连接MC55,通过AT命令来控制MC55。 但是两者比如说MC55内部是怎么处理数据的,ARM怎么与MC55进行数据收发(短消息和打电话)。 不知道有没有同学能够画个图 就是S3 ......
nicmax 嵌入式系统
学校宿舍用电安全短信监测报警系统方案
系统功能介绍: 目前学校火灾安全事故频繁,给学校与家庭造成了巨大损失,造成事故最关键的原因是学生用电不规范,使用大功率违规电器造成。针对此种情况国家最近出台有关学校学生用电的相关规 ......
LUKEBS 工业自动化与控制
水晶头多总接线方式
水晶头多总接线方式...
呱呱 工业自动化与控制
大神们教教怎样用AD16.1啊
wxid_cxj83tk0dtsh22_1489152634175_15:congratulate:...
冯院院 PCB设计
一个键盘同时录入两台电脑
一台专网计算机(专用,不能装其它程序),一台外网计算机。专网机上有一应用程序,现在开发另一应用程序,界面与专网机上程序界面完全一样,装在外网机上,目的就是为了在专网机上输入数据的同时,将数 ......
jk_3333 嵌入式系统
全中断键盘调试手记
在《玩转OLED2》https://bbs.eeworld.com.cn/thread-285761-1-1.html中我得意的炫耀了我自创的一个全中断键盘,最后有一些连击问题我还怪在了Systick头上(因为原理没问题,我以前也用过),后 ......
柳叶舟 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 299  1575  2042  1713  176  56  41  5  55  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved