电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NC143M000DG

产品描述LVDS Output Clock Oscillator, 143MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NC143M000DG概述

LVDS Output Clock Oscillator, 143MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NC143M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率143 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
对stm32f的一点期待:从32768PLL出48/72MHz主频。
满足USB要求。少一个晶振虽然不少很多钱,但是空间少很多和稳定性要好很多。...
withoutpoem stm32/stm8
高速运放时要注意的问题
这使用运放,特别是高速运放时要注意的问题: 一:要注意电源的设计与布线,电源对运放输出信号有很大影响,不可忽略,有的时候是由于电源没滤好或地弹引起接低噪声,使得输出信号波形恶化或是 ......
永不言败 ADI 工业技术
DSP28335 ADC 可以设置不同采样频率
DSP28335 ADC 采样时采用双通道同步排序模式时可以设置不同采样频率吗? ...
939561900 微控制器 MCU
直流电机控制系统
本帖最后由 IFY 于 2020-8-13 09:59 编辑 摘 要 本设计以STM32F407ZGT6单片机为控制核心,采用BOOST升压电路产生电机需要的电源,通过辅助电源实现单片机和其他模块供电,使用H桥驱动电 ......
IFY 电子竞赛
EEWORLD大学堂----高性能DCDC设计的关键之电源热设计
高性能DCDC设计的关键之电源热设计:https://training.eeworld.com.cn/course/3612...
hi5 电源技术
CC13x2, CC26x2 芯片C修正版E修正版和SDK版本匹配的问题: CC2652 芯片C修正版和SD...
本帖最后由 damiaa 于 2019-4-8 10:21 编辑 因为前端时间用到CC26X2 老是putty没得反应。不知所以。后来查找。 发现手上的LAUNCHXL板芯片是C修正版。只能用到SDK2.3及以前版本。 据 ......
damiaa 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2044  2915  268  1153  932  6  28  7  41  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved