电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DB1354M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1354MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DB1354M00DG概述

CMOS/TTL Output Clock Oscillator, 1354MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DB1354M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1354 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
vxworks.vxsim.tornado.error
今天刚开始学习VxWorks编程,装了Tornado,照着书上的例子一步一步做下来,但是当使用standard simulator创建时,出现错误“image specified cannot be run as a vxworks simulator with proces ......
stone8530 实时操作系统RTOS
跪求uclinux
各位仁兄,小弟现在在学习ARM,在cgywin下模拟linux,编译uclinux,内核为2.6.13板。现在用make menuconfig命令,提示我HOSTCC,没有可执行的二进制文件?不知道如何接决。请高手指点。...
whiteshark Linux开发
求助:一个关于cs8900中断的奇怪问题!
买了块2410的板子,上面用cs8900驱动网口。这几天把cs8900配置了一下,现在8900在产生中断时,可以通过自己的IRQ0脚触发2410的EINT9脚。但8900在收到包的时候只能产生一次中断,也就是说收到第 ......
berryfan 嵌入式系统
这句程序是啥意思?
求助,帮我把以下程序解释一下,用惯了arduino,突然看SAM4L的程序没眉目,官方的例程,看了一天了,没明白四句是什么操作?知道包含使能、使能输出,但不知道是哪一句?还请高手指点一下。 ......
suoma ARM技术
什么电路可以实现这个功能?
什么电路可以实现这个功能,2路输入信号,一路为直流+12V,一路为方波信号(偏置后,即无负信号。),2路信号共地。 输出信号为将方波信号叠加到直流+12V信号之上。 527345 ...
yichun417 模拟电子
深圳单片机嵌入式技术交流群103762590
【限深圳】可以一起学习 周末可以一起交流开发经验...
sidney2011 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 36  1569  584  399  2856  2  11  37  15  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved