电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531JB97M0000DG

产品描述CMOS Output Clock Oscillator, 97MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531JB97M0000DG概述

CMOS Output Clock Oscillator, 97MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531JB97M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率97 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助!!!
analog block的理论电路是什么...
fighting 模拟电子
【我的WEBENCH得意之作】基于LM2731的升压电路设计
本帖最后由 nemo1991 于 2015-7-1 09:57 编辑 在学习C2000 DSP的过程中,为了熟悉DSP的各个模块,使用了一些传感器等外围模块;处于学习的目的,也自己尝试了画板子。 在设计过程中,应用 ......
nemo1991 模拟与混合信号
分析AC LED光源的原理及应用技术
LED光源作为绿色、节能、省电、长寿命的第四代照明灯具而异军突起、广受关注、如火如荼地迅速发展。目前的LED光源是低电压(VF=2→3.6V)、大电流(IF=200→1500mA)工作的半导体器件,必须提 ......
qwqwqw2088 LED专区
【EEWORLD带你DIY】数字示波器V2.0 开发说明
设想:V1.0版本的开发对第二版起到了很大的指导作用,第二版将作如下的改进: 1、电源的设计。   这是V1.0版本遗留下来的一个非常大的问题,电源芯片发热很厉害,特别是5V的电源芯片。V2. ......
莫恩 DIY/开源硬件专区
申请到了C5416的开发板,请问哪里可以申请CPLD程序
本人在官网上申请到了TMS320C5416的开发板,使用过程中自己烧写了自己编制的CPLD程序,现欲恢复,请问通过什么途径可以找到CPLD的程序(CPLD起配置DSP的作用)? 紧急!!请知道情况的,分享一 ......
laoyi007 DSP 与 ARM 处理器
这是什么牌子的咪头?哪里能买到
说是德国产的,(不太确定真实性) 宽6mm(确定), 厚3.5mm(卡尺不是太精准,也可能是3.6mm) 512909512908512907 ...
budingkaka DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1574  1262  100  2124  962  57  43  9  50  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved