电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLC03-3.3_12

产品描述HIGH POWER LOW CAPACITANCE TVS ARRAY
文件大小433KB,共6页
制造商ProTek Devices
官网地址http://www.protekdevices.com/
下载文档 全文预览

PLC03-3.3_12概述

HIGH POWER LOW CAPACITANCE TVS ARRAY

文档预览

下载PDF文档
05173
Only One Name Means ProTek’Tion™
PLC03-3.3
HIGH POWER LOW CAPACITANCE TVS ARRAY
DESCRIPTION
The PLC03-3.3 is a low capacitance, high powered TVS array available in a SO-8 package. This device is designed to
protect high speed data line applications from the damaging effects of ESD, EFT and secondary transient threats.
The PLC03-3.3 has a peak pulse power rating of 1800 Watts for an 8/20µs waveshape. This devices meets the IEC
61000-4-2, IEC 61000-4-4 and IEC 61000-4-5 requirements.
SO-8 PACkAGE
FEATuRES
• Compatible with IEC 61000-4-2 (ESD): Air - 15kV, Contact - 8kV
• Compatible with IEC 61000-4-4 (EFT): 40A - 5/50ns
• Compatible with IEC 61000-4-5 (Surge): 94A, 8/20µs - Level 4(Line-
Gnd), 48A, Level 1 (Power) & 48A, Level 4(Line-Line)
• 100A (2/10µs) per Bellcore GR1089 (Intra-Building)
• ESD Protection > 25 kilovolts
• 1800 Watts Peak Pulse Power per Line (tp = 8/20µs)
• Low Capacitance: 8pF Typical
• Telecom/Diode Bridge
• RoHS Compliant
• REACH Compliant
APPLICATIONS
T1/E1 Line Cards
ISDN U-Interfaces & ISDN S/T Interfaces
xDSL Interfaces
Ethernet 10/100/1000 Base T
Set Top Box Interface
MECHANICAL CHARACTERISTICS
Molded JEDEC SO-8 Package
Approximate Weight: 70 milligrams
Lead-Free Pure-Tin Plating (Annealed)
Solder Reflow Temperature:
Pure-Tin - Sn, 100: 260-270°C
• 12mm Tape and Reel Per EIA Standard 481
• Flammability Rating UL 94V-0
PIN CONFIGuRATION
8
7
6
5
1
2
3
4
05173.R8 9/12
Page 1
www.protekdevices.com
IC猎头(北京)firmware system engineer
jonathan@chinaeejob.com 1. Firmware ucode development experience using ARM9 and/or MIPS microprocessors in assembly, C and C++. 2. Must have hands-on experience with design and ......
zouxianzhao 嵌入式系统
GS电压为0,为什么还有电压输出?
IRF9640 PMOS管输出。 当GS电压小于 - 4V时候导通,电流从S流到D,当GS为0时候,应该PMOS管要截至,但是为什么D极还有电压电流输出?? 谢谢 ...
stm32f103vct6 模拟电子
I²C总线的发展及I²C配置及仿真
本文主要介绍I²C总线的发展及I²C配置及仿真,以简化总线上主机与从机之间的通信。应用实例提供了原理图和程序代码. 引言 80年代初期,Philips Semiconductor为减少电子产品内部并行 ......
tiankai001 单片机
你是如何在SOPC中进行系统需求分析的?
我们知道,在进行SOPC系统设计之前,一定要确定系统的需求,如应用系统需求的计算能力,需要的带宽和吞吐量,需求的接口类型及是否需求多线程的软件等。 那么在进行系统分析的时候一般要进行下 ......
shilaike FPGA/CPLD
PFC的原理及分析
PFC的原理及分析...
tonytong 电源技术
reg[15:0]data_mem [3200-1:0]读表资源不够
网页看不清可以看我的文档 Altera官网的工程师: 你们好,我在用FPGA设计DFT的仿真时碰到quartus 编译资源不够的问题,想问问你们怎么解决这个问题。我的仿真软件是modelsim6.5SE,quartus ......
maifeilaoshi FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1183  523  2278  585  2663  30  38  34  47  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved