电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5330H-A00220-GM

产品描述1.8/2.5/3.3 V LOW-JITTER, LOW-SKEW CLOCK BUFFER/LEVEL TRANSLATOR
文件大小137KB,共20页
制造商SILABS
官网地址http://www.silabs.com
下载文档 全文预览

SI5330H-A00220-GM在线购买

供应商 器件名称 价格 最低购买 库存  
SI5330H-A00220-GM - - 点击查看 点击购买

SI5330H-A00220-GM概述

1.8/2.5/3.3 V LOW-JITTER, LOW-SKEW CLOCK BUFFER/LEVEL TRANSLATOR

文档预览

下载PDF文档
Si5330
1 . 8 / 2 . 5 / 3 . 3 V L
O W
- J
I T T E R
, L
O W
- S
K EW
C
L O C K
B
U F F E R
/ L
E V E L
T
R A N S L A T O R
Features
18
17
16
15
14
13
7
8
9
10
11
12
Supports single-ended or
differential input clock signals
Generates four differential
(LVPECL, LVDS, HCSL) or eight
single-ended (CMOS, SSTL,
HSTL) outputs
Provides signal level translation

Differential to single-ended

Single-ended to differential

Differential to differential

Single-ended to single-ended
Wide frequency range

LVPECL, LVDS: 5 to 710 MHz

HCSL: 5 to 250 MHz

SSTL, HSTL: 5 to 350 MHz

CMOS: 5 to 200 MHz
Additive jitter: 150 fs RMS typ
RSVD_GND
CLK0A
CLK0B
VDD
VDDO0
20
Small size: 24-lead, 4 x 4 mm
QFN
24
23
22
21
19
OEB
CLK1A
CLK1B
VDDO1
VDDO2
CLK2A
CLK2B
RSVD_GND
Output-output skew: 100 ps
Propagation delay: 2.5 ns typ
Single core supply with excellent
PSRR: 1.8, 2.5, or 3.3 V
Output driver supply voltage
independent of core supply: 1.5,
1.8, 2.5, or 3.3 V
Loss of Signal (LOS) indicator
allows system clock monitoring
Output Enable (OEB) pin allows
glitchless control of output clocks
Low power: 10 mA typical core
current
Industrial temperature range:
–40 to +85
°
C
Ordering Information:
See page 14.
Pin Assignments
IN1
IN2
IN3
1
Applications
2
3
High Speed Clock Distribution
Ethernet Switch/Router
SONET / SDH
PCI Express 2.0/3.0
Fibre Channel
MSAN/DSLAM/PON
Telecom Line Cards
RSVD_GND
RSVD_GND
RSVD_GND
GND
GND
CLK3B
Functional Block Diagram
V
DD
V
DDO0
CLK0
Si5330
V
DDO1
CLK1
Single-ended
or
Differential
IN
V
DDO2
CLK2
Single-ended
or
Differential
V
DDO3
LOS
OEB
Control
CLK3
Rev. 1.0 4/12
Copyright © 2012 by Silicon Laboratories
VDDO3
VDD
LOS
CLK3A
4
5
6
Si5330
瑞萨仿真板一天用坏2块,如何破
瑞萨仿真板的固件怎样刷进去,我一天用坏了两块。现在都不知道在咋用了。 ...
王。。。。 瑞萨MCU/MPU
rtems 分页 init_paging的问题
请问rtems里面的init_paging应该在那个地方使用,bspstart()中吗? 为什么我添加了以后不对啊...
Sunny4987 嵌入式系统
信号管线与数据流管线
1.信号管线   在信号管线中,每一个传输是以包含了要求的设置、SETUP数据交易为开始的。为了实现这个传输,主机与设各可以相互交换数据与状态信号,或是设各也可仅送出状态信号。而这里,至 ......
dianzijie5 嵌入式系统
求助这块板子的型号和资料
本帖最后由 2638823746 于 2017-5-27 10:38 编辑 求助这块板子的模块的生产厂家和资料,芯片是RT5350 303482303483 ...
2638823746 stm32/stm8
单片机是单电源供电 能检测负值?
单片机是单电源供电 能检测负值? ...
QWE4562009 测试/测量
MSP430FR6972编译出错,提示Error[e16]: Segment DATA20_ID (size: 0x19e align: 0x1)
感觉应该不是内存溢出,只要我把先列程序第三行注释掉就没问题,那怕是再定义个1K的数组 求大神搭救? _EINT(); while(cy_index != 0){;} //while(cy_index != 1119){;} _DINT() ; ......
放开那个鸡腿 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1499  1857  1511  525  1972  20  41  17  9  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved