电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

UC62LV1024JI-55

产品描述Low Power CMOS SRAM
文件大小134KB,共9页
制造商ETC
下载文档 全文预览

UC62LV1024JI-55概述

Low Power CMOS SRAM

文档预览

下载PDF文档
Low Power CMOS SRAM
64K X 16
Features:
• Vcc operation voltage : 1.5 V~ 3.6V
• Low power consumption :
15mA (Max.) operating current
1uA (Typ.) CMOS standby current
• High Speed Access time :
70ns (Max.) at Vcc = 1.5V
• Automatic power down when chip is deselected
• Three state outputs and TTL compatible
• Data retention supply voltage as low as 1.2V
• Easy expansion with CE\ and OE\ options
UC62LV1024
-55/-70
Description
The UC62LV1024 is a high performance, low power
CMOS Static Random Access Memory organized as 65,536
words by 16 and operates from 1.5 V to 3.6V supply voltage.
Advanced CMOS technology and circuit techniques provide
both high speed and low power features with a typical CMOS
standby current of 1uA and maximum access time of 70ns in
1.5V operation.
Easy memory expansion is provided enable (CE\), and
active LOW output enable (OE\) and three-state output
drivers.
The UC62LV1024 has an automatic power down feature,
reducing the power consumption significantly when chip is
deselected.
The US62LV1024 is available in the JEDEC standard 44
pin TSOP (Type II) and 48 pin mini-BGA.
PRODUCT FAMILY
Product Family
UC62LV1024JC
UC62LV1024KC
UC62LV1024AC
UC62LV1024JI
UC62LV1024KI
UC62LV1024AI
Operating
Tempature
0
~ 70
Vcc Range
Speed
(ns)
Vcc=1.5V(Max.)
Power Consumption
STANDBY
Operating
Vcc=3.3V(Typ.)
1uA
Vcc=3.6V(Max.)
15mA
Package
Type
TSOP-44
BGA-48
DICE
TSOP-44
BGA-48
DICE
1.5V ~ 3.6V
55/70
-40
~ 85℃
1.5V ~ 3.6V
55/70
1uA
15mA
PIN CONFIGURATIONS
A4
A3
A2
A1
A0
CE
DQ0
DQ1
DQ2
DQ3
VCC
BLOCK DIAGRAM
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
A5
A6
A7
OE
UB
LB
DQ15
DQ14
DQ13
DQ12
GND
VCC
DQ11
DQ10
DQ9
DQ8
NC
A8
A9
A10
A11
NC
GND
DQ4
DQ5
DQ6
DQ7
WE
A15
A14
A13
A12
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
ROW
DECODER
ROW
Address
ADDRESS INPUT
BUFFER
A0 - A15
MEMORY ARRAY
64K X 16 Bits
UC62LV1024JC
UC62LV1024JI
COL
Address
COLUMN DECODER
SENSE AMPLIFIER
&
WRITE DRIVER
X16
I/O BUFFER
CE
WE
OE
UB
LB
CONTROL INPUT
BUFFER
CONTROL
BLOCK
CE
WE
OE
UB
LB
LB
OE
A0
A1
A2
NC
DQ0 ~ DQ15
DQ8
UB
A3
A4
CE
DQ0
DQ9
DQ10
A5
A6
DQ1
DQ2
GND
DQ11
NC
A7
DQ3
VCC
VCC
DQ12
NC
NC
DQ4
GND
DQ14
DQ13
A14
A15
DQ5
DQ6
DQ15
NC
A12
A13
WE
DQ7
NC
A8
A9
A10
A11
NC
U-Chip Technology Corp. LTD.
Reserves the right to modify document contents without notice.
Preliminary
Rev. 1.0
PAGE
1
七段电子表显示的文档
急需七段电子表显示的文档,程序师用汇编语言写的,若有的话请发给我。感激不尽。...
fishingnet001 嵌入式系统
领到奖品了,太感动了
今天下午收到soso发过来的礼品,很高兴,觉得eeworld是一个很好的工程师交流平台, 还经常搞一些活动,提高大家对探讨技术的兴趣和激情,每一次做活动都是真实,可信的, 说到做到,实事求是 ......
Dehone DSP 与 ARM 处理器
PCB怎么设置格点比较高效
用的时Allegro软件, 在布局时格点设置比较大一点,一般设置10以上,大格点方便器件对齐。 在布线时格点一般设置为5,小格点拉线比较方便。 这是我的做法,但是感觉经常切换格点大小很 ......
普拉卡图 PCB设计
Keil 4.6+Jlink v8环境下调试LPCXpresso LPC1200 REVB
昨天刚收到LPCXpressoLPC1200 REVB 开发板,就想着先了解一下,在NXP官网上下载的资料上都是关于用NXP官方提供编译器来开发的,我个人感觉官方给的编译器不如第三方编译器好用,比如开发TI的MSP ......
wudayongnb NXP MCU
程序名称: 实用模拟电路设计技术-Section 9
AD公司的研讨会材料:全面讲述模拟电路实用技术,重点集中于电路的实际实现,讨论怎样可靠地设计电路,电路的开发和调试,强调了其他工程师曾经遇到的问题。 Section 9:circuit design...
fighting 模拟与混合信号
TLC4502可以用什么IC代替?
本帖最后由 paulhyde 于 2014-9-15 09:09 编辑 各位高手们,如题,帮帮忙,有什么IC有满幅输出功能(单位增益带宽大于160KHz)? ...
raindrop_hjk 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 848  1381  1627  218  1356  18  28  33  5  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved