电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

AS7C33128PFS36B-133TQI

产品描述Standard SRAM, 128KX36, 4ns, CMOS, PQFP100, 14 X 20 MM, TQFP-100
产品类别存储    存储   
文件大小552KB,共19页
制造商Integrated Silicon Solution ( ISSI )
下载文档 详细参数 全文预览

AS7C33128PFS36B-133TQI概述

Standard SRAM, 128KX36, 4ns, CMOS, PQFP100, 14 X 20 MM, TQFP-100

AS7C33128PFS36B-133TQI规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称Integrated Silicon Solution ( ISSI )
零件包装代码QFP
包装说明LQFP,
针数100
Reach Compliance Codecompliant
ECCN代码3A991.B.2.A
最长访问时间4 ns
其他特性PIPELINED ARCHITECTURE
JESD-30 代码R-PQFP-G100
JESD-609代码e0
长度20 mm
内存密度4718592 bit
内存集成电路类型STANDARD SRAM
内存宽度36
功能数量1
端子数量100
字数131072 words
字数代码128000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织128KX36
封装主体材料PLASTIC/EPOXY
封装代码LQFP
封装形状RECTANGULAR
封装形式FLATPACK, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
座面最大高度1.6 mm
最大供电电压 (Vsup)3.465 V
最小供电电压 (Vsup)3.135 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层TIN LEAD
端子形式GULL WING
端子节距0.65 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度14 mm

文档预览

下载PDF文档
December 2004
®
AS7C33128PFS32B
AS7C33128PFS36B
3.3V 128K X 32/36 pipeline burst synchronous SRAM
Features
Organization: 131,072 words × 32 or 36 bits
Fast clock speeds to 200 MHz
Fast clock to data access: 3.0/3.5/4.0 ns
Fast OE access time: 3.0/3.5/4.0 ns
Fully synchronous register-to-register operation
Single-cycle deselect
Asynchronous output enable control
Available in 100-pin TQFP package
Individual byte write and global write
Multiple chip enables for easy expansion
3.3V core power supply
2.5V or 3.3V I/O operation with separate V
DDQ
Linear or interleaved burst control
Snooze mode for reduced power-standby
Common data inputs and data outputs
Logic block diagram
LBO
CLK
ADV
ADSC
ADSP
A[16:0]
17
CLK
CE
CLR
D
CE
Address
register
CLK
D
Q0
Burst logic
Q1
17
Q
15
17
128K × 32/36
Memory
array
GWE
BWE
BW
d
DQ
d
Q
Byte write
registers
CLK
D
DQ
c
Q
Byte write
registers
CLK
D
DQ
b
Q
Byte write
registers
CLK
DQ
a
Q
Byte write
registers
CLK
D
Enable
CE
register
CLK
Power
down
D
Enable
Q
delay
register
CLK
Q
D
36/32
36/32
BW
c
BW
b
BW
a
CE0
CE1
CE2
4
OE
Output
registers
CLK
Input
registers
CLK
ZZ
OE
36/32
DQ [a:d]
Selection guide
–200
Minimum cycle time
Maximum clock frequency
Maximum clock access time
Maximum operating current
Maximum standby current
Maximum CMOS standby current (DC)
5
200
3.0
375
130
30
–166
6
166
3.5
350
100
30
–133
7.5
133
4
325
90
30
Units
ns
MHz
ns
mA
mA
mA
12/10/04; v.1.7
Alliance Semiconductor
P. 1 of 19
Copyright © Alliance Semiconductor. All rights reserved.

推荐资源

电源管理芯片工作原理和应用
本文主要是关于电源管理芯片的相关介绍,并着重对电源管理芯片进行了详尽的阐述。   电源管理芯片   电源管理芯片(Power Management Integrated Circuits),是在电子设备系统中担负 ......
led2015 电源技术
USB接口技术(一)
最近一段时间忙着毕业课题的设计,其中有一部分设计到USB通信,由于本人初次接触到USB底层硬件设计和软件的编写,同时现在USB通信的应用领域极其广泛,因此将一些关于USB通信的基本知识向大家 ......
1234 无线连接
UCF文件中时序约束的语法
UCF文件中时序约束的语法约束UCF文件,从Constrains Editor直接输入是最方便、最直接的添加约束的方法了。我总结了以下几种常用的语法: www.fpga-design.net( N3 ~6 l) B8 d4 D4 f FPGA设计网 ......
eeleader FPGA/CPLD
硬汉的DSP学习板,这是缺少头文件?
我只是按照教程装了一下自带的28335例程,出现错误 ...
西里古1992 DSP 与 ARM 处理器
清仓处理书,开发板,或交换,第一弹
本帖最后由 shamowangzi 于 2013-8-24 15:00 编辑125576 先给个联系QQ:343675038 下面一些书低价出了,原价都比较贵,先定个价,可以小刀! linux源代源情景分析 毛德操 上下册 30/ ......
wuyanyanke 淘e淘
音频编解码原理
音频编解码常用的实现方案有三 种。 第一种就是采用专用的音频芯片对 语音信号进行采集和处理,音频编解码算法集成在硬件内部,如 MP3 编解码芯片、语音合成 分析芯片等。使用这种方案 ......
fish001 模拟与混合信号

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1091  1584  2718  1805  1606  22  32  55  37  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved