电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962F9653501QXC

产品描述D Flip-Flop, ACT Series, 2-Func, Positive Edge Triggered, 1-Bit, Complementary Output, CMOS, CDFP14, BOTTOM BRAZED, CERAMIC, DFP-14
产品类别逻辑    逻辑   
文件大小233KB,共10页
制造商Cobham PLC
下载文档 详细参数 全文预览

5962F9653501QXC概述

D Flip-Flop, ACT Series, 2-Func, Positive Edge Triggered, 1-Bit, Complementary Output, CMOS, CDFP14, BOTTOM BRAZED, CERAMIC, DFP-14

5962F9653501QXC规格参数

参数名称属性值
厂商名称Cobham PLC
Objectid8005872984
包装说明DFP,
Reach Compliance Codeunknown
compound_id209847368
系列ACT
JESD-30 代码R-CDFP-F14
JESD-609代码e4
逻辑集成电路类型D FLIP-FLOP
位数1
功能数量2
端子数量14
最高工作温度125 °C
最低工作温度-55 °C
输出极性COMPLEMENTARY
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DFP
封装形状RECTANGULAR
封装形式FLATPACK
传播延迟(tpd)21 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class Q
座面最大高度2.921 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层GOLD
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
总剂量300k Rad(Si) V
触发器类型POSITIVE EDGE
宽度6.2865 mm

文档预览

下载PDF文档
Standard Products
UT54ACS74/UT54ACTS74
Dual D Flip-Flops with Clear & Preset
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 14-pin DIP
- 14-lead flatpack
UT54ACS74 - SMD 5962-96534
UT54ACTS74 - SMD 5962-96535
DESCRIPTION
The UT54ACS74 and the UT54ACTS74 contain two indepen-
dent D-type positive triggered flip-flops. A low level at the
Preset or Clear inputs sets or resets the outputs regardless of the
levels of the other inputs. When Preset and Clear are inactive
(high), data at the D input meeting the setup time requirement
is transferred to the outputs on the positive-going edge of the
clock pulse. Following the hold time interval, data at the D
input may be changed without affecting the levels at the outputs.
The devices are characterized over full military temperature
range of -55°C to +125°C.
FUNCTION TABLE
INPUTS
PRE
L
H
L
H
H
H
CLR
H
L
L
H
H
H
CLK
X
X
X
L
D
X
X
X
H
L
X
OUTPUT
Q
H
L
H
1
PINOUTS
14-Pin DIP
Top View
CLR1
D1
CLK1
PRE1
Q1
Q1
V
SS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
DD
CLR2
D2
CLK2
PRE2
Q2
Q2
14-Lead Flatpack
Top View
CLR1
D1
CLK1
PRE1
Q1
Q1
V
SS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
DD
CLR2
D2
CLK2
PRE2
Q2
Q2
LOGIC SYMBOL
PRE1
CLK1
D1
CLR1
PRE2
CLK2
D2
CLR2
(4)
(3)
(2)
(1)
(10)
(11)
(12)
(13)
(9)
(8)
Q2
Q2
S
C1
D1
R
(5)
(6)
Q1
Q1
Q
L
H
H
L
H
Q
o
1
H
L
Q
o
Note:
1. The output levels in this configuration are not guaranteed to meet the minimum
levels for V
OH
if the lows at preset and clear are near V
IL
maximum. In
addition, this configuration is nonstable; that is, it will not persist when either
preset or clear returns to its inactive (high) level.
Note:
1. Logic symbol in accordance with ANSI/IEEE standard 91-1984 and IEC
Publication 617-12.
1
节点电压计算
645701 节点电压计算 【(V1-Vin-)/600】=【(Vin--V2)/(600+10.2)】 【(V1-Vin+)/(600+10.2)】=【(Vin+-V2)/600】 分别求出Vin-、Vin+的值,就可以得到Vin-、Vin+之 ......
QWE4562009 测试/测量
完美无谐波高压IGBT变频器
完美无谐波高压IGBT变频器 国外某公司利用一种新的高压变频技术,生产出功率为315kW~10000kW的完美无谐波高压变频器(PERFECTHARMONY),无需附加输出变压器实现了直接3kV或6kV高压输出;首家 ......
zbz0529 工业自动化与控制
麻烦给个2440或2410下 UART 串行通信 中断的例程
谢了,(裸机下的)...
408838556 嵌入式系统
从原理图库到原理图求助
之前是用AD6.9版的,现用AD14的,之前从原理图库画好原件;右击2902出来个PLACE就可以导到原理图去;现在那个PLACE都是灭的;请高手指教怎么导过去 256843 ...
NJMKL PCB设计
开关电源共模噪声 讨论
最近在调一个开关电源 用的是34063 好不容易把纹波调到10mv 但是用示波器测试地电位的时候会有类似于电感输出端形状的 波形 之前有人告诉我是共模噪声 。。。。。。。。。。 我用的极 ......
ligongxiaobie 电源技术
最全的晶体管参数查询软件
最全的晶体管参数查询软件 268319 ...
yjtyjt 下载中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1362  770  1172  736  187  47  43  1  50  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved