电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT23S08E-3DCGI

产品描述PLL Based Clock Driver, 23S Series, 8 True Output(s), 0 Inverted Output(s), PDSO16, GREEN, SOIC-16
产品类别逻辑    逻辑   
文件大小68KB,共11页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT23S08E-3DCGI概述

PLL Based Clock Driver, 23S Series, 8 True Output(s), 0 Inverted Output(s), PDSO16, GREEN, SOIC-16

IDT23S08E-3DCGI规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
零件包装代码SOIC
包装说明SOP, SOP16,.25
针数16
Reach Compliance Codeunknow
系列23S
输入调节STANDARD
JESD-30 代码R-PDSO-G16
JESD-609代码e3
长度9.9314 mm
逻辑集成电路类型PLL BASED CLOCK DRIVER
最大I(ol)0.008 A
湿度敏感等级3
功能数量1
反相输出次数
端子数量16
实输出次数8
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP16,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
电源3.3 V
认证状态Not Qualified
Same Edge Skew-Max(tskwd)0.4 ns
座面最大高度1.7272 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度3.937 mm
最小 fmax200 MHz
Base Number Matches1

文档预览

下载PDF文档
IDT23S08E
3.3V ZERO DELAY CLOCK MULTIPLIER
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
3.3V ZERO DELAY CLOCK
MULTIPLIER, SPREAD
SPECTRUM COMPATIBLE
FEATURES:
DESCRIPTION:
IDT23S08E
• Phase-Lock Loop Clock Distribution for Applications ranging
from 10MHz to 200MHz operating frequency
• Distributes one clock input to two banks of four outputs
• Separate output enable for each output bank
• External feedback (FBK) pin is used to synchronize the outputs
to the clock input
• Output Skew <200 ps
• Low jitter <200 ps cycle-to-cycle
• 1x, 2x, 4x output options (see table):
– IDT23S08E-1 1x
– IDT23S08E-2 1x, 2x
– IDT23S08E-3 2x, 4x
– IDT23S08E-4 2x
– IDT23S08E-1H, -2H, and -5H for High Drive
• No external RC network required
• Operates at 3.3V V
DD
• Spread spectrum compatible
• Available in SOIC and TSSOP packages
The IDT23S08E is a high-speed phase-lock loop (PLL) clock multiplier. It
is designed to address high-speed clock distribution and multiplication applica-
tions. The zero delay is achieved by aligning the phase between the incoming
clock and the output clock, operable within the range of 10 to 200MHz.
The IDT23S08E has two banks of four outputs each that are controlled via
two select addresses. By proper selection of input addresses, both banks can
be put in tri-state mode. In test mode, the PLL is turned off, and the input clock
directly drives the outputs for system testing purposes. In the absence of an
input clock, the IDT23S08E enters power down. In this mode, the device will
draw less than 12µA for Commercial Temperature range and less than 25µA
for Industrial temperature range, and the outputs are tri-stated.
The IDT23S08E is available in six unique configurations for both pre-
scaling and multiplication of the Input REF Clock. (See available options
table.)
The PLL is closed externally to provide more flexibility by allowing the user
to control the delay between the input clock and the outputs.
The IDT23S08E is characterized for both Industrial and Commercial
operation.
FUNCTIONAL BLOCK DIAGRAM
(-3, -4)
FBK
REF
16
1
2
(-5)
2
PLL
3
2
CLKA1
CLKA2
14
CLKA3
15
CLKA4
S2
S1
8
9
Control
Logic
(-2, -3)
2
6
CLKB1
7
CLKB2
10
CLKB3
11
CLKB4
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
c
2006
Integrated Device Technology, Inc.
MAY 2010
DSC 6499/7
【ufun学习】定时器时钟的研究
对于定时器,勾引我要研究的只是一句话,而这句话老让我范合计。 423824 有的看官觉得说的没有争议。但实践引来就不一样了。 下边的代码是初使化的通用代码: TIM_TimeBaseIni ......
ddllxxrr 综合技术交流
真的希望了解nRF2401和无线串口
我考察了好几天的解决方案,都定型了nRF2401和2402了,可是今天去买。一个商家说2401系列都停产了,2.4G走微波,效果不好且传不远,说无线数传模块都替代了这类产品,还让我问问懂行的人,说只 ......
dreamprosper 无线连接
第一个CC3200WIFI网络通信程序自动对时
第一个CC3200WIFI网络通信程序 准备工具: 硬件: 电脑 MICRO USB数据线 CC3200-LAUNCHXL开发板 软件: IAR/CCS IDE工具 Uniflash3.4 FLASH编程工具 不能使用4.X或更高版本 ......
littleshrimp 无线连接
求助:门禁系统资料
急需有关门禁系统的相关材料,谢谢 要求用C51单片机,晕 分三部分门禁系统——前后台通讯及信息查询(串行口部分) 门禁系统——信息系统采集与检测(并行口部分) 门禁系统——数据库建立 ......
暗里着迷 单片机
关于ARM汇编的一个菜鸟问题?
BEQ %F1 B %B0 其中的%F1和%B0是什么意思,是一个什么样的运算规则?怎么在 书上没有找到相关解释。...
tianhj2001 ARM技术
关于格式化输出
兄弟我要在单片机上实现结构化输出,但总达不到效果。对比了VC上和KEIL51上的stdarg上的代码,有点让我迷惑 VC: #define _INTSIZEOF(n) ( (sizeof(n) + sizeof(int) - 1) & ~(sizeof(int ......
hoohoo2002 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 849  1975  451  2733  2873  27  32  45  17  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved