电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

251MI-XX

产品描述Clock Generator, 200MHz, CMOS, PDSO8, 0.150 INCH, SOIC-8
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小120KB,共10页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览 文档解析

251MI-XX概述

Clock Generator, 200MHz, CMOS, PDSO8, 0.150 INCH, SOIC-8

251MI-XX规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
零件包装代码SOIC
包装说明SOP, SOP8,.25
针数8
Reach Compliance Code_compli
ECCN代码EAR99
JESD-30 代码R-PDSO-G8
JESD-609代码e0
长度4.9 mm
湿度敏感等级1
端子数量8
最高工作温度85 °C
最低工作温度-40 °C
最大输出时钟频率200 MHz
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP8,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)240
电源3.3 V
主时钟/晶体标称频率150 MHz
认证状态Not Qualified
座面最大高度1.75 mm
最大供电电压3.45 V
最小供电电压3.15 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度3.9 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, OTHER
Base Number Matches1

文档解析

IDT VersaClock软件在配置ICS251时具有以下优势:

  1. 用户友好的界面:软件设计考虑到了用户的便利性,使得即使是没有PLL(相位锁定环)经验的用户也能轻松使用。

  2. 自动优化:软件能够自动接受用户的目标参考时钟和输出频率,然后生成低抖动、低功耗的配置,只需一键操作。

  3. 快速评估:VersaClock软件能够迅速评估可用的VCO(压控振荡器)频率和输出分频值,为用户提供直观的条形码评级,以便快速理解目标输出频率的性能。

  4. 性能权衡:用户可以在短时间内评估输出精度和性能权衡的不同场景。

  5. 无需专业知识:用户不需要具备PLL的专业知识或确定支持多个输出频率的最佳VCO频率。

  6. 配置灵活性:软件提供了广泛的配置选项,包括频率乘法器PLL提供的高精度设置,以及可设置的M/N值(乘法器/分频值)范围,M = 1到2048,N = 1到1024。

  7. 输出分频值:ICS251还提供从2到20的独立输出分频值,允许两个输出时钟库支持相同PLL的不同频率值。

  8. 输出驱动控制:ICS251具有两种输出驱动设置,低驱动适用于小于100MHz的输出,高驱动适用于大于100MHz的输出,用户可以根据需要选择。

  9. 扩频调制:软件支持配置扩频调制,以降低系统的电磁干扰(EMI),并提供中心扩频和下扩频两种模式。

  10. 调制率设置:用户可以根据应用需求设置扩频调制频率,例如,对于需要驱动“下电路”PLL、零延迟缓冲器或符合PCI标准的应用程序,可以选择30-33kHz的调制率;对于其他应用,可以选择120kHz的调制率。

通过这些优势,IDT VersaClock软件为用户提供了一个强大且灵活的工具,以实现ICS251的高效配置和优化。

文档预览

下载PDF文档
Field Programmable SS VersaClock®
Synthesizer
ICS251
DATASHEET
Description
The ICS251 is a low cost, single-output, field programmable
clock synthesizer. The ICS251 can generate an output
frequency from 314kHz to 200MHz and may employ Spread
Spectrum techniques to reduce system electro-magnetic
interference (EMI).
Using IDT’s VersaClock software to configure the PLL and
output, the ICS251 contains a One-Time Programmable
(OTP) ROM to allow field programmability. Programming
features include 4 selectable configuration registers.
The device employs Phase-Locked Loop (PLL) techniques to
run from a standard fundamental mode, inexpensive crystal,
or clock. It can replace multiple crystals and oscillators,
saving board space and cost.
The device also has a power-down feature that tri-states the
clock outputs and turns off the PLLs when the PDTS pin is
taken low.
The ICS251 is also available in factory programmed custom
versions for high-volume applications.
Features
8-pin SOIC package
Four addressable registers
Input crystal frequency of 5 to 27MHz
Clock input frequency of 3 to 150MHz
Output clock frequencies up to 200MHz
Configurable spread spectrum modulation
Operating voltage of 3.3V
Replaces multiple crystals and oscillators
Controllable output drive levels
Advanced, low-power CMOS process
RoHS compliant packaging
Block Diagram
VDD
S1:0
2
OTP ROM
with PLL
Divider
Values
Crystal or
clock input
X1/ICLK
Crystal
Oscillator
X2
External capacitors are
required with a crystal input.
PLL Clock Synthesis,
Spread Spectrum and
Control Circuitry
CLK
GND
PDTS (output and PLL)
ICS251 OCTOBER 10, 2017
1
©2017 Integrated Device Technology, Inc.

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 303  2072  2652  2425  2840  50  49  25  54  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved