电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT23S05E-1DC

产品描述PLL Based Clock Driver, 23S Series, 4 True Output(s), 0 Inverted Output(s), PDSO8, SOIC-8
产品类别逻辑    逻辑   
文件大小69KB,共8页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 选型对比 全文预览

IDT23S05E-1DC概述

PLL Based Clock Driver, 23S Series, 4 True Output(s), 0 Inverted Output(s), PDSO8, SOIC-8

IDT23S05E-1DC规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
零件包装代码SOIC
包装说明SOP, SOP8,.25
针数8
Reach Compliance Code_compli
系列23S
输入调节STANDARD
JESD-30 代码R-PDSO-G8
JESD-609代码e0
长度4.9276 mm
逻辑集成电路类型PLL BASED CLOCK DRIVER
最大I(ol)0.008 A
湿度敏感等级1
功能数量1
反相输出次数
端子数量8
实输出次数4
最高工作温度70 °C
最低工作温度
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP8,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)240
电源3.3 V
传播延迟(tpd)0.35 ns
认证状态Not Qualified
Same Edge Skew-Max(tskwd)0.25 ns
座面最大高度1.7272 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
温度等级COMMERCIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间20
宽度3.937 mm
最小 fmax200 MHz
Base Number Matches1

文档预览

下载PDF文档
IDT23S05E
3.3V ZERO DELAY CLOCK BUFFER, SPREAD SPECTRUM
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
3.3V ZERO DELAY CLOCK
BUFFER, SPREAD SPECTRUM
COMPATIBLE
FEATURES:
Phase-Lock Loop Clock Distribution
10MHz to 200MHz operating frequency
Distributes one clock input to one bank of five outputs
Zero Input-Output Delay
Output Skew < 250ps
Low jitter <200 ps cycle-to-cycle
IDT23S05E-1 for Standard Drive
IDT23S05E-1H for High Drive
No external RC network required
Operates at 3.3V V
DD
Power down mode
Spread spectrum compatible
Available in SOIC package
IDT23S05E
NOTE: EOL for non-green parts to occur on 5/13/10 per
PDN U-09-01
The IDT23S05E is a high-speed phase-lock loop (PLL) clock buffer,
designed to address high-speed clock distribution applications. The zero
delay is achieved by aligning the phase between the incoming clock and
the output clock, operable within the range of 10 to 200MHz.
The IDT23S05E is an 8-pin version of the IDT23S09E. IDT23S05E
accepts one reference input, and drives out five low skew clocks. The -1H
version of this device operates up to 200MHz frequency and has a higher
drive than the -1 device. All parts have on-chip PLLs which lock to an input
clock on the REF pin. The PLL feedback is on-chip and is obtained from the
CLKOUT pad. In the absence of an input clock, the IDT23S05E enters
power down. In this mode, the device will draw less than 12µA for
Commercial Temperature range and less than 25µA for Industrial tempera-
ture range
,
the outputs are tri-stated, and the PLL is not running, resulting
in a significant reduction of power.
The IDT23S05E is characterized for both Industrial and Commercial
operation.
DESCRIPTION:
FUNCTIONAL BLOCK DIAGRAM
8
CLKOUT
REF
1
PLL
Control
Logic
3
CLK1
2
CLK2
5
7
CLK3
CLK4
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
c
2006
Integrated Device Technology, Inc.
AUGUST 2009
DSC - 6398/7

IDT23S05E-1DC相似产品对比

IDT23S05E-1DC IDT23S05E-1DC8
描述 PLL Based Clock Driver, 23S Series, 4 True Output(s), 0 Inverted Output(s), PDSO8, SOIC-8 PLL Based Clock Driver, 23S Series, 4 True Output(s), 0 Inverted Output(s), PDSO8, SOIC-8
是否无铅 含铅 含铅
是否Rohs认证 不符合 不符合
零件包装代码 SOIC SOIC
包装说明 SOP, SOP8,.25 SOP, SOP8,.25
针数 8 8
Reach Compliance Code _compli _compli
系列 23S 23S
输入调节 STANDARD STANDARD
JESD-30 代码 R-PDSO-G8 R-PDSO-G8
JESD-609代码 e0 e0
长度 4.9276 mm 4.9276 mm
逻辑集成电路类型 PLL BASED CLOCK DRIVER PLL BASED CLOCK DRIVER
最大I(ol) 0.008 A 0.008 A
湿度敏感等级 1 1
功能数量 1 1
端子数量 8 8
实输出次数 4 4
最高工作温度 70 °C 70 °C
输出特性 3-STATE 3-STATE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP SOP
封装等效代码 SOP8,.25 SOP8,.25
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE
峰值回流温度(摄氏度) 240 240
电源 3.3 V 3.3 V
传播延迟(tpd) 0.35 ns 0.35 ns
认证状态 Not Qualified Not Qualified
Same Edge Skew-Max(tskwd) 0.25 ns 0.25 ns
座面最大高度 1.7272 mm 1.7272 mm
最大供电电压 (Vsup) 3.6 V 3.6 V
最小供电电压 (Vsup) 3 V 3 V
标称供电电压 (Vsup) 3.3 V 3.3 V
表面贴装 YES YES
温度等级 COMMERCIAL COMMERCIAL
端子面层 Tin/Lead (Sn85Pb15) Tin/Lead (Sn85Pb15)
端子形式 GULL WING GULL WING
端子节距 1.27 mm 1.27 mm
端子位置 DUAL DUAL
处于峰值回流温度下的最长时间 20 20
宽度 3.937 mm 3.937 mm
最小 fmax 200 MHz 200 MHz
Base Number Matches 1 1
socfpga在进行fft算法时在不同情况下的性能表现
要进行fft运算的原始数据在FPGA侧表现如下图 249155要进行fft运算的原始数据在HPS侧 249156 ...
yupc123 FPGA/CPLD
串口中断问题?
我只开启了接受和发送串口中断,但是进入到中断函数后,通过USART_GetITStatus检查,既不是接收中断也不是发送中断, flag标志中TXE被设置但是我没有开启这个中断, 请问这是怎么回 ......
yuhongcai11 stm32/stm8
沁恒国芯CH下载器使用教程
本帖最后由 qwqwqw2088 于 2021-3-17 09:42 编辑 528496528497528498528499528500528501528502528503528504528505528506 ...
qwqwqw2088 国产芯片交流
SIM300 GPRS UART 连接问题
XDJM 们: 我现在有一个SIM300的模块,我把这个模块和WinCE的系统的一个COM口接了起来。但是我的这个系统的COM口只有TX和RX,没有其他的DCE和DTE 的管脚。 可是SIM300要求的是traditional D ......
qigan 嵌入式系统
高手们,来帮个忙吧。看看为什么?
义隆的EM78P156EL片。 TCC == 01 PC == 02 P5 == 05 P6 == 06 ; LEDa == 0*05,2 ; LEDb == 0*06,1 ; LEDc == 0*06,3 ; LEDd == 0*06,6 ORG 0*010 WANG: ......
天使疯子 嵌入式系统
聊聊3D打印机
中午,应wateras1 邀请,去参观3D打印机和他们打印出来的一些小伙伴们:lol 记得,第一次听说3D打印机还是偶然翻一本杂志,看到了这几个字,当时觉得这几个字组合在一起立刻就有 ......
eric_wang 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 990  1623  980  2685  323  44  29  40  3  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved