电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5338G-BXXXXX-GMR

产品描述Processor Specific Clock Generator, 710MHz, CMOS, QFN-24
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小388KB,共44页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

SI5338G-BXXXXX-GMR在线购买

供应商 器件名称 价格 最低购买 库存  
SI5338G-BXXXXX-GMR - - 点击查看 点击购买

SI5338G-BXXXXX-GMR概述

Processor Specific Clock Generator, 710MHz, CMOS, QFN-24

SI5338G-BXXXXX-GMR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明HVQCCN, LCC24,.16SQ,20
Reach Compliance Codeunknown
ECCN代码EAR99
其他特性ALSO OPERATES AT 2.5 V AND 3.3 V TYP
JESD-30 代码S-XQCC-N24
长度4 mm
端子数量24
最高工作温度85 °C
最低工作温度-40 °C
最大输出时钟频率710 MHz
封装主体材料UNSPECIFIED
封装代码HVQCCN
封装等效代码LCC24,.16SQ,20
封装形状SQUARE
封装形式CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE
主时钟/晶体标称频率30 MHz
座面最大高度0.9 mm
最大压摆率60 mA
最大供电电压1.98 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式NO LEAD
端子节距0.5 mm
端子位置QUAD
宽度4 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, PROCESSOR SPECIFIC

文档预览

下载PDF文档
Si5338
I
2
C - P
R O GRA MM A B LE
A
NY
- F
R E Q U E N C Y
, A
NY
- O
UTPUT
Q
UAD
C
LOCK
G
ENERATOR
Features
CLK0A
CLK0B
VDD
VDDO0
20
Low power MultiSynth™ technology
enables independent, any-frequency
synthesis on four differential output
drivers
Highly-configurable output drivers with
up to four differential outputs, eight
single-ended clock outputs, or a
combination of both
Low phase jitter of 0.7 ps RMS typ
High precision synthesis allows true
zero ppm frequency accuracy on all
outputs
Flexible input reference:

External crystal: 8 to 30 MHz

CMOS input: 5 to 200 MHz

SSTL/HSTL input: 5 to 350 MHz

Differential input: 5 to 710 MHz
Independently configurable outputs
support any frequency or format:

LVPECL/LVDS: 0.16 to 710 MHz

HCSL: 0.16 to 250 MHz

CMOS: 0.16 to 200 MHz

SSTL/HSTL: 0.16 to 350 MHz
Independent output voltage per driver:
1.5, 1.8, 2.5, or 3.3 V
RSVD_GND
I
2
C/SMBus compatible interface
Easy to use programming software
Small size: 4 x 4 mm, 24-QFN
Low power: 45 mA core supply typ
Wide temperature range: –40 to
+85 °C
24
23
22
21
19
18
CLK1A
17
CLK1B
16
VDDO1
15
VDDO2
14
CLK2A
13
CLK2B
IN1
1
IN2
2
IN3
3
IN4
4
IN5
5
GND
GND
Pad
Applications
Ethernet switch/router
PCI Express 2.0/3.0
Broadcast video/audio timing
Processor and FPGA clocking
Any-frequency clock conversion
MSAN/DSLAM/PON
Fibre Channel, SAN
Telecom line cards
1 GbE and 10 GbE
IN6
6
7
8
9
10
11
12
INTR
Description
The Si5338 is a high-performance, low-jitter clock generator capable of
synthesizing any frequency on each of the device's four output drivers. This timing
IC is capable of replacing up to four different frequency crystal oscillators or
operating as a frequency translator. Using its patented MultiSynth™ technology,
the Si5338 allows generation of four independent clocks with 0 ppm precision.
Each output clock is independently configurable to support various signal formats
and supply voltages. The Si5338 provides low-jitter frequency synthesis in a
space-saving 4 x 4 mm QFN package. The device is programmable via an I
2
C/
SMBus-compatible serial interface and supports operation from a 1.8, 2.5, or
3.3 V core supply. I
2
C device programming is made easy with the ClockBuilder™
Desktop software available at
www.silabs.com/ClockBuilder.
Rev. 1.3 1/13
Copyright © 2013 by Silicon Laboratories
VDDO3
VDD
CLK3B
CLK3A
SCL
SDA
Single supply core with excellent
PSRR: 1.8, 2.5, 3.3 V
Independent frequency increment/
decrement feature enables
glitchless frequency adjustments in
1 ppm steps
Independent phase adjustment on
each of the output drivers with an
accuracy of <20 ps steps
Highly configurable spread
spectrum (SSC) on any output:

Any frequency from 5 to 350 MHz

Any spread from 0.5 to 5.0%

Any modulation rate from 33 to
63 kHz
External feedback mode allows
zero-delay mode
Loss of lock and loss of signal
alarms
Ordering Information:
See page 41.
Pin Assignments
Top View
Si5338
关于蓝牙和模拟音频放大的我干扰问题
最近做了一个音频放大和蓝牙采集音频电压的模块,计划用9V叠层电池给运放供电,另经过1117-5.0和1117-3.3降压后给蓝牙模块供电。发现单电源供电时,蓝牙工作时,对音频有干扰。如果分开供电则没 ......
绝尘紫麟 PCB设计
大家都用什么FPGA?
本帖最后由 paulhyde 于 2014-9-15 04:11 编辑 因为做仪器仪表,经常需要什么X-Y方式显示的,之前一直在用学校的开发板DE0,但是听说什么商业化的成品模块不能使用,不知道这个算不算呢? ......
guyifan1992 电子竞赛
关于signaltap的问题
本帖最后由 teaeet 于 2015-8-14 15:21 编辑 210537 最近在看明德扬的signaltap的视频,但是碰上了一道练习不会做,该怎么做? ...
teaeet FPGA/CPLD
【知识共享】优秀主题/回复活动第20期开始拉~~
管管有话说:在刚刚过去的一个月内论坛里呈现出一片喜人的知识分享氛围,拍拍拍!管管看到了许多精彩的原创好帖,也看到许多精彩的讨论,还看到越来越多的网友来论坛分享知识,帮助其他网友解答 ......
okhxyyo 为我们提建议&公告
关于PCB设计,提个建议
在做PCB设计的时候,建议把器件标号重新排列,按照PCB板子上器件出现的顺序(比如从左到右,从上到下,从正面到反面这样的顺序)。这样做的好处就是:方便装配。...
tx_xy PCB设计
6410 新做的平台,烧录出错
花了一个星期时间做硬件,而且也花了我,5000多块钱,打样PCB费,加,500块的材料费,昨天兴高采列的,拿到板子,贴片,接上电源,串口,准备读卡器,烧录程序,(我自己有华天正的开发板,按一模一样的硬件,用 ......
miaoer 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1021  789  672  2587  992  36  34  27  58  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved