电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

JPJ6112-01-424

产品描述Audio/RCA Connector, 5 Pole(s), Solid Lead Terminal, Jack
产品类别连接器    连接器   
文件大小107KB,共1页
制造商Hosiden Corporation
下载文档 详细参数 全文预览

JPJ6112-01-424概述

Audio/RCA Connector, 5 Pole(s), Solid Lead Terminal, Jack

JPJ6112-01-424规格参数

参数名称属性值
Reach Compliance Codeunknow
主体/外壳类型JACK
配置3X1 HORIZONTAL
连接器类型AUDIO/RCA CONNECTOR
DIN 符合性NO
IEC 符合性NO
MIL 符合性NO
安装类型BOARD
极数5
端口数量3
选件GENERAL PURPOSE
端接类型SOLID LEAD
Base Number Matches1

文档预览

下载PDF文档
Horizontal Type Triple Pin Jacks Vertical Arrayal
Unit: mm
JPJ6411 / JPJ6111 Series
h
= 8 mm
8
5.6
10
5.5
6
7
23.5
9.5
12
15
7.5
ø
2.4
15
JPJ6411
With Installation Hole
h=8
ø
8.3
JPJ6111
Without Installation Hole
4
Hole Layout (Bottom View)
1.3×2.5
2-1×2.5
M2
1.3×2.5
M2
4-1×2.5
U2
6.7 4.8
L2
U1
U1
4.5
13.5
4 4.5
2
2-1×2
13.5
7.5
7.5
L1
L2
U2
L1
3.7
4 4.5
2
1.3×2.5
3-1×2.5
2-1.2×2.5
1.3×2.5
2-1.2×2.5
M3
L1
U1
L2
M2
U2
2-1×2
6.7
4
13.5
4.5 4
2
1×2.5
13.5
U1
M2
1×2
2
4 4.5
4.5 4 2 4.5
2.5×1.3
M6
L2
L1
U1
M5
U2
M2
2-1.2×2.5
2.05
13.5
4
1×2.5
Model No. JPJ□□□□-01-□□□
Installation Hole
With
Without
6.7
JPJ6441
JPJ6141
9.7
3-1×2
6411
6111
U1
U2
6412
6112
U1
U2
M2
L3
L2
L1
6421
6121
U1
U2
M3
M2
L2
L1
6422
6122
U1
U2
M3
M2
L3
L2
L1
6441
6141
U1
U2
M5
M6
M2
L2
L1
Upper Pinjack Middle Pinjack Lower Pinjack
M
U
(Housing) Color
(Housing) Color
L
Color
1
2
3
4
5
Black
Red
White
Yellow
Blue
1
2
3
4
5
Black
Red
White
Yellow
Blue
1
2
3
4
5
Black
Red
White
Yellow
Blue
U
M
L
Schematic
M2
L2
L1
6.7
JPJ6421
JPJ6121
JPJ6422
JPJ6122
M3
9.7
L2
9.7
L1
L3
U2
6.7 4.8
1×2
JPJ6411
JPJ6111
JPJ6412
JPJ6112
L3
launchpad5529时钟问题
launchpad5529只接了4M的XT2,是不是只能通过DCO获得25M的时钟,并且用4m的时钟校正????能用4M的时钟超频得到25M吗...
jetlin1992 微控制器 MCU
【ACTEL】请教 Actel 中使用内嵌逻辑分析仪的问题
在 Actel 中使用内嵌逻辑分析仪的问题各位大虾好,我使用的是 ProAsic3 系列 A3P250 芯片,在使用 Identify Debugger 调试时,将程序下载到芯片后,打开Identify Debugger 调试时发现无法与电路 ......
eeleader FPGA/CPLD
人人都爱易电源——转发有礼!
人人都爱易电源——转发有礼! 活动主题:人人都爱易电源——转发有礼! 活动时间:10月11日—28日 具体链接:https://bbs.eeworld.com.cn/thread-352431-1-1.html...
wangshi_8678 模拟与混合信号
谁有小梅哥FPGA设计思想与验证方法视频教程啊?
谁有小梅哥FPGA设计思想与验证方法视频教程啊?谢谢了 ...
张正发 FPGA/CPLD
Create a flexible EDGE data receiver(Part 1)
Today''s integrated solutions don''t necessarily have to result in a high level of complexity. The introduction of new wireless standards often places tremendous pressure on the un ......
fly 无线连接
【工程源码】Altera FPGA 开启引脚片上上拉电阻功能
本文和设计代码由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。 Cyclone IV E FPGA的通用输入输出管脚都支持内部弱上拉电阻,但是时钟输入 ......
小梅哥 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1031  2189  640  2211  147  16  7  49  8  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved