电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MAX-7000A

产品描述EE PLD, 10 ns, PBGA100
产品类别半导体    可编程逻辑器件   
文件大小420KB,共64页
制造商Altera (Intel)
下载文档 详细参数 选型对比 全文预览

MAX-7000A概述

EE PLD, 10 ns, PBGA100

电子可编程逻辑器件, 10 ns, PBGA100

MAX-7000A规格参数

参数名称属性值
功能数量1
端子数量100
最大工作温度70 Cel
最小工作温度0.0 Cel
最大供电/工作电压3.6 V
最小供电/工作电压3 V
额定供电电压3.3 V
输入输出总线数量84
加工封装描述FINE LINE, BGA-100
无铅Yes
欧盟RoHS规范Yes
中国RoHS规范Yes
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸GRID ARRAY, LOW PROFILE
表面贴装Yes
端子形式BALL
端子间距1 mm
端子涂层TIN SILVER COPPER
端子位置BOTTOM
包装材料PLASTIC/EPOXY
温度等级COMMERCIAL
组织0 DEDICATED INPUTS, 84 I/O
最大FCLK时钟频率95.2 MHz
输出功能MACROCELL
可编程逻辑类型EE PLD
传播延迟TPD10 ns
专用输入数量0.0

文档预览

下载PDF文档
MAX 7000A
®
Includes
MAX 7000AE
Programmable Logic
Device
Data Sheet
September 2003, ver. 4.5
Features...
High-performance 3.3-V EEPROM-based programmable logic
devices (PLDs) built on second-generation Multiple Array MatriX
(MAX
®
) architecture (see
Table 1)
3.3-V in-system programmability (ISP) through the built-in
IEEE Std. 1149.1 Joint Test Action Group (JTAG) interface with
advanced pin-locking capability
MAX 7000AE device in-system programmability (ISP) circuitry
compliant with IEEE Std. 1532
EPM7128A and EPM7256A device ISP circuitry compatible with
IEEE Std. 1532
Built-in boundary-scan test (BST) circuitry compliant with
IEEE Std. 1149.1
Supports JEDEC Jam Standard Test and Programming Language
(STAPL) JESD-71
Enhanced ISP features
Enhanced ISP algorithm for faster programming (excluding
EPM7128A and EPM7256A devices)
ISP_Done bit to ensure complete programming (excluding
EPM7128A and EPM7256A devices)
Pull-up resistor on I/O pins during in-system programming
Pin-compatible with the popular 5.0-V MAX 7000S devices
High-density PLDs ranging from 600 to 10,000 usable gates
Extended temperature range
f
For information on in-system programmable 5.0-V MAX 7000 or 2.5-V
MAX 7000B devices, see the
MAX 7000 Programmable Logic Device Family
Data Sheet
or the
MAX 7000B Programmable Logic Device Family Data Sheet.
Altera Corporation
DS-M7000A-4.5
1

MAX-7000A相似产品对比

MAX-7000A EPM7256AEFC100-10N
描述 EE PLD, 10 ns, PBGA100 EE PLD, 10 ns, PBGA100
端子数量 100 100
表面贴装 Yes YES
端子形式 BALL BALL
端子位置 BOTTOM BOTTOM
温度等级 COMMERCIAL COMMERCIAL
组织 0 DEDICATED INPUTS, 84 I/O 0 DEDICATED INPUTS, 84 I/O
可编程逻辑类型 EE PLD EE PLD

热门活动更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1293  1218  2788  2354  348  27  25  57  48  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved