电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

ALVD-FREQ-E-K-V-N100

产品描述LVDS Output Clock Oscillator, 0.75MHz Min, 800MHz Max, ROHS COMPLIANT, CERAMIC, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小1MB,共3页
制造商Abracon
官网地址http://www.abracon.com/index.htm
标准  
下载文档 详细参数 全文预览

ALVD-FREQ-E-K-V-N100概述

LVDS Output Clock Oscillator, 0.75MHz Min, 800MHz Max, ROHS COMPLIANT, CERAMIC, SMD, 6 PIN

ALVD-FREQ-E-K-V-N100规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Abracon
Reach Compliance Codecompliant
其他特性TRI-STATE; ENABLE/DISABLE FUNCTION; COMPLEMENTARY O/P; SYMMETRY 55/45 ALSO AVAILLABLE; BULK
最大控制电压3 V
最小控制电压0.3 V
最长下降时间1 ns
频率调整-机械NO
频率偏移/牵引率100 ppm
频率稳定性30%
制造商序列号ALVD
安装特点SURFACE MOUNT
最大工作频率800 MHz
最小工作频率0.75 MHz
最高工作温度70 °C
最低工作温度-20 °C
振荡器类型LVDS
输出负载100 OHM
物理尺寸7.0mm x 5.0mm x 1.8mm
最长上升时间1 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度40/60 %
因公司生产需要求购STM32F437VIT6芯片
因公司生产需要求购STM32F437VIT6 芯片,数量需要3-5K,拆包的、散的也可以,只要是原装的就可以,年份19+以后的都行,如果有这个芯片库存的公司可与我联系,我们会高于原价数倍的价格采购,具体的价格我们详谈,能帮找到也可,电话、微信同号:13718461954...
dongfanghanke 淘e淘
乱玩BeagleBone2- BeagleBone建立自己的家庭多媒体服务器
忙了一晚上,查了各种文章,终于把BBB搞了一个家庭多媒体服务器,实现局域网的DLNA播放,在电视上可以直接播放插在狗板上u盘里的视频了。这样即使闲着也不会浪费,物尽其用啊。效果图:基本思路是Ubuntu+minidlna,下面简单说明下实现方法:1、网络。我是把狗板直接用网线连笔记本,笔记本用无线上网共享过去的,方便串口调试。网络地址用的自动,所以平时直接连接路由器即可。执行一次ping [url...
shower.xu DSP 与 ARM 处理器
求助关于顶层文件
写了一个顶层文件,如下entity top isPort ( CLK : inSTD_LOGIC;RX : inSTD_LOGIC;rst : inSTD_LOGIC;GPIO : inoutSTD_LOGIC_VECTOR (0 downto 0);TX : outSTD_LOGIC; INT : out STD_LOGIC_VECTOR (0 downto 0));end top;archit...
qd0090 FPGA/CPLD
求卓异5518G(绿色外壳)的升级密码
我的这台卓异5518G(绿色外壳)是7针升级接口的,是海尔2023+1108EGa+5812的,看 了好多论坛都没有能找到直接在遥控器上就可以输入密码升级的资料以及具体的操作方法,。自己又不懂制作这种机型接口的什么升级数据线和什么小版的,希望论坛里各位高手给予帮助,现在是跪求啊。...
janeyqian 嵌入式系统
STM32耗电流问题,看了资料还是迷茫中...
资料中所说:IVDDTotalcurrentintoVDD/VDDApowerlines(source)IVSSTotalcurrentoutofVSSgroundlines(sink)两者最大值均为150mA那我就郁闷了...目前有如下问题:1,片内外设及内核所耗费的电流算不算在里面呢?2,既然IVDD最大值为150mA,IVSS最大值也为150mA,那么我有一堆LED要用IO口来驱动的话(每个...
jgj stm32/stm8
分析一个简单CPLD程序问题
如题:硬件为EPM570T100C5N的开发板。实现不了小灯闪烁功能,可以单独对小灯进行控制(只可以控制亮灭,不能控制闪烁),不知道什么原因,特来请教大家。以下是程序部分:module LEDxiaodeng(CLK,LED);input CLK;output [8:1]LED;reg[8:1]LED;reg[22:0]buffer;initial buffer=0;always @(posedg...
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 293  1128  1378  1487  1689 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved