电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

TAZB106M010LSL0024

产品描述Tantalum Capacitor, Polarized, Tantalum (dry/solid), 10V, 20% +Tol, 20% -Tol, 10uF, Surface Mount, 2005, CHIP
产品类别无源元件    电容器   
文件大小119KB,共10页
制造商AVX
下载文档 详细参数 全文预览

TAZB106M010LSL0024概述

Tantalum Capacitor, Polarized, Tantalum (dry/solid), 10V, 20% +Tol, 20% -Tol, 10uF, Surface Mount, 2005, CHIP

TAZB106M010LSL0024规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称AVX
包装说明, 2005
Reach Compliance Codecompliant
ECCN代码EAR99
电容10 µF
电容器类型TANTALUM CAPACITOR
介电材料TANTALUM (DRY/SOLID)
JESD-609代码e0
漏电流0.001 mA
制造商序列号TAZ
安装特点SURFACE MOUNT
负容差20%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
包装方法TR, 13 INCH
极性POLARIZED
正容差20%
额定(直流)电压(URdc)10 V
尺寸代码2005
表面贴装YES
Delta切线0.08
端子面层Tin/Lead (Sn/Pb) - with Nickel (Ni) barrier
端子形状J BEND

文档预览

下载PDF文档
TAZ Series
COTS-Plus
The TAZ part has fully molded,
compliant leadframe construction
designed for use in applications utilizing
solder (Reflow, Wave or Vapor Phase),
conductive adhesive or thermal
compression bonding techniques.
Each chip is marked with polarity,
capacitance code and rate voltage.
The series comprises ten case sizes
(see dimensional chart below) with the
maximum size V case giving capaci-
tance values to 470 µF. The C case,
with its non-standard aspect ratio, is
retained as a QPL (Qualified Product
List) only special.
CASE DIMENSIONS:
Case Length (L)
Width (W)
Height (H)
Code ±0.38 (0.015) ±0.38 (0.015) ±0.38 (0.015)
A
B
2.54 (0.100)
3.81 (0.150)
5.08 (0.200)
3.81 (0.150)
5.08 (0.200)
5.59 (0.220)
6.73 (0.265)
7.24 (0.285)
6.93 Max
(0.273)
1.27 (0.050)
1.27 (0.050)
1.27 (0.050)
2.54 (0.100)
2.54 (0.100)
3.43 (0.135)
2.79 (0.110)
3.81 (0.150)
5.41 Max
(0.213)
1.27 (0.050)
1.27 (0.050)
1.27 (0.050)
1.27 (0.050)
1.27 (0.050)
1.78 (0.070)
Term. Width (W
1
)
1.27±0.13
(0.050±0.005)
1.27±0.13
(0.050±0.005)
1.27±0.13
(0.050±0.005)
2.41+0.13/-0.25
(0.095+0.005/-0.010)
2.41+0.13/-0.25
(0.095+0.005/-0.010)
millimeters (inches)
Term. Length (A)
±0.13 (0.005)
0.76 (0.030)
0.76 (0.030)
0.76 (0.030)
0.76 (0.030)
0.76 (0.030)
0.76 (0.030)
1.27 (0.050)
1.27 (0.050)
1.19 (0.047)
S min
1.80 (0.071)
1.65 (0.065)
2.92 (0.115)
1.65 (0.065)
2.92 (0.115)
3.43 (0.135)
3.56 (0.140)
0.70 (0.028)
N/A
MARKING
(White marking on black body)
Polarity Stripe (+)
C
D
E
F
Capacitance Code
Rated Voltage
G
H
X
3.30±0.13
(0.130±0.005)
2.67±0.13
2.79 (0.110)
(0.105±0.005)
3.68+0.13/-0.51
2.79 (0.110) (0.145+0.005/-0.020)
2.74 Max
(0.108)
3.05±0.13
(0.120±0.005)
HOW TO ORDER
TAZ
Type
H
Case
Size
227
Capacitance
Code
pF code:
1st two digits
represent
significant
figures 3rd digit
represents
multiplier
(number of zeros
to follow)
*
Capacitance
Tolerance
M = ±20%
K = ±10%
J = ±5%
006
Voltage
Code
004 = 4Vdc
006 = 6Vdc
010 = 10Vdc
015 = 15Vdc
020 = 20Vdc
025 = 25Vdc
035 = 35Vdc
050 = 50Vdc
C
Standard or
Low ESR
Range
C = Std ESR
L = Low ESR
#@
Qualification/
Reliability
# = Inspection Level
S = Std. Conformance
L = Group A
@ = Failure Rate Level
Weibull:
B = 0.1%/1000 hrs.
(90% C = 0.01%/
1000 hrs. conf.)
Comm: Z = Non ER
0^
Termination
Finish
09 = Gold Plated
08 = Hot Solder
Dipped
00 = Solder
Fused
++
Surge Test
Option
00 = None
23 = 10 cycles,
+25°C
24 = 10 cycles,
-55°C &
+85°C
45 = 10 cycles,
-55ºC &
+85ºC
before
Weibull
Packaging
B = Bulk
R = 7" T&R
S = 13" T&R
TECHNICAL SPECIFICATIONS
Technical Data:
Capacitance Range:
Capacitance Tolerance:
Rated Voltage: (V
R
)
Category Voltage: (V
C
)
Surge Voltage: (V
S
)
Temperature Range:
Unless otherwise specified, all technical
0.1 µF to 470 µF
±5%; ±10%; ±20%
4
6
10
15
2.7
4
7
10
5.2
8
13
20
3.4
5
8
12
-55°C to +125°C
data relate to an ambient temperature of 25°C
85°C:
125°C:
85°C:
125°C:
20
13
26
16
25
17
32
20
35
23
46
28
50
33
65
40
68
FPGA乘法器
想学习一下乘法器部分,但是开发板的例程里面没有找到乘法器的部分,每个例程都打开看过还是没找到乘法器,有没有推荐的资料或者历程,初学FPGA资料只有开发板和历程。 以下是所用开发板的例 ......
1nnocent FPGA/CPLD
Quartus2仿真不出波形
我用quaratus2做波形仿真,编译没问题,代码也没问题,但是仿真不出波形,提示错误代码:Error:(vsim_3170)Could not find 'work.PPQ_vlg_vec_tst'.,求大神指点!! ...
Mr.Sensitive FPGA/CPLD
【小梅哥FPGA进阶教程】第十一章 四通道幅频相可调DDS信号发生器 下
信号发生器之自定义帧 由前面的实验目的可知,要实现利用串口来控制波形的参数。一般来讲当然可以通过一次发送一个数据来进行控制,但是由于这里需要的数据量太多因而这不是一个很好的解决办法 ......
芯航线跑堂 FPGA/CPLD
请问电容的隔直流作用如何分析?
一个交流输入后串接一个大电容,那么电容另外一个脚上的输出和交流输入相同。一个直流输入后串接一个大电容,那么电容另外一个角上的输出为零。上面的两条论断有问题吗?如果没问题,是怎么理解 ......
mamagoose 模拟电子
单片机通过USB线连接电脑后,出现"无法识别的USB设备"的问题
单片机通过USB线连接电脑后,出现‘’无法识别的USB设备‘’问题 本想通过仿照原子哥的一键下载电路,自己做一个便于烧录的最小系统板。然而我把电路焊好,通过usb2.0数据线连接上电脑后,电脑 ......
反倒是fdsf stm32/stm8
逻辑电平详解
逻辑电平详解 1,TTL电平(什么是TTL电平): 输出高电平>2.4V,输出低电平=2.0V,输入低电平...
liuyong1989 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 530  108  1002  2796  54  51  35  14  40  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved