电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

EP910DI40-35

产品描述UV PLD, 38ns, PAL-Type, CMOS, CDIP40, WINDOWED, CERDIP-40
产品类别可编程逻辑器件    可编程逻辑   
文件大小720KB,共42页
制造商Altera (Intel)
下载文档 详细参数 全文预览

EP910DI40-35概述

UV PLD, 38ns, PAL-Type, CMOS, CDIP40, WINDOWED, CERDIP-40

EP910DI40-35规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Altera (Intel)
零件包装代码DIP
包装说明WDIP, DIP40,.6
针数40
Reach Compliance Codecompliant
其他特性24 MACROCELLS; 2 EXTERNAL CLOCKS
架构PAL-TYPE
最大时钟频率37 MHz
JESD-30 代码R-GDIP-T40
JESD-609代码e0
长度52.07 mm
专用输入次数12
I/O 线路数量24
输入次数36
输出次数24
产品条款数240
端子数量40
最高工作温度85 °C
最低工作温度-40 °C
组织12 DEDICATED INPUTS, 24 I/O
输出函数MACROCELL
封装主体材料CERAMIC, GLASS-SEALED
封装代码WDIP
封装等效代码DIP40,.6
封装形状RECTANGULAR
封装形式IN-LINE, WINDOW
峰值回流温度(摄氏度)220
电源5 V
可编程逻辑类型UV PLD
传播延迟38 ns
认证状态Not Qualified
座面最大高度5.75 mm
最大供电电压5.5 V
最小供电电压4.5 V
标称供电电压5 V
表面贴装NO
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度15.24 mm

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 571  728  796  1337  1658 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved