White Electronic Designs
WV3HG32M64EEU-D6
ADVANCED*
256MB – 32Mx64 DDR2 SDRAM UNBUFFERED
FEATURES
240-pin, dual in-line memory module
Fast data transfer rates: PC2-6400*, PC2-5300*,
PC2-4200 and PC2-3200
Utilizes 800*, 667*, 533 and 400 MT/s DDR2
SDRAM components
V
CC
= V
CCQ
= 1.8V ±0.1V
JEDEC standard 1.8V I/O (SSTL_18-compatible)
Differential data strobe (DQS, DQS#) option
Four-bit prefetch architecture
Programmable CAS# latency (CL): 3, 4, 5 and 6
On-die termination (ODT)
Serial Presence Detect (SPD) with EEPROM
Gold edge contacts
Single Rank
RoHS compliant
Package option
• 240 Pin DIMM
• PCB – 30.00mm (1.181") TYP
DESCRIPTION
The WV3HG32M64EEU is a 32Mx64 Double Data
Rate DDR2 SDRAM high density module. This memory
module consists of eight 32Mx8 bit with 4 banks DDR2
Synchronous DRAMs in FBGA packages, mounted on a
240-pin DIMM FR4 substrate.
* This product is under development, is not qualified or characterized and is subject to
change or cancellation without notice.
NOTE: Consult factory for availability of:
• Vendor source control options
• Industrial temperature option
OPERATING FREQUENCIES
PC2-3200
Clock Speed
CL-t
RCD
-t
RP
* Consult factory for availability
PC2-4200
266MHz
4-4-4
PC2-5300*
333MHz
5-5-5
PC2-6400*
400MHz
6-6-6
200MHz
3-3-3
December 2005
Rev. 0
1
White Electronic Designs Corporation • (602) 437-1520 • www.wedc.com
White Electronic Designs
PIN CONFIGURATION
Pin No.
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
Symbol
V
REF
V
SS
DQ0
DQ1
V
SS
DQS0#
DQS0
V
SS
DQ2
DQ3
V
SS
DQ8
DQ9
V
SS
DQS1#
DQS1
V
SS
NC
NC
V
SS
DQ10
DQ11
V
SS
DQ16
DQ17
V
SS
DQS2#
DQS2
V
SS
DQ18
DQ19
V
SS
DQ24
DQ25
V
SS
DQS3#
DQS3
V
SS
DQ26
DQ27
V
SS
NC
NC
V
SS
NC
DQS8
V
SS
NC
NC
V
SS
V
CCQ
CKE0
V
CC
NC
NC
V
CCQ
A11
A7
V
CC
A5
Pin No.
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
Symbol
A4
V
CCQ
A2
V
CC
V
SS
V
SS
V
CC
NC
V
CC
A10/AP
BA0
V
CCQ
WE#
CAS#
V
CCQ
NC
NC
V
CCQ
V
SS
DQ32
DQ33
V
SS
DQS4#
DQS4
V
SS
DQ34
DQ35
V
SS
DQ40
DQ41
V
SS
DQS5#
DQS5
V
SS
DQ42
DQ43
V
SS
DQ48
DQ49
V
SS
SA2
NC
V
SS
DQS6#
DQS6
V
SS
DQ50
DQ51
V
SS
DQ56
DQ57
V
SS
DQS7#
DQS7
V
SS
DQ58
DQ59
V
SS
SDA
SCL
Pin No.
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
Symbol
V
SS
DQ4
DQ5
V
SS
DM0
NC
V
SS
DQ6
DQ7
V
SS
DQ12
DQ13
V
SS
DM1
NC
V
SS
CK1
CK1#
V
SS
DQ14
DQ15
V
SS
DQ20
DQ21
V
SS
DM2
NC
V
SS
DQ22
DQ23
V
SS
DQ28
DQ29
V
SS
DM3
NC
V
SS
DQ30
DQ31
V
SS
NC
NC
V
SS
NC
NC
V
SS
NC
NC
V
SS
V
CCQ
NC
V
CC
NC
NC
V
CCQ
A12
A9
V
CC
A8
A6
Pin No.
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
Symbol
V
CCQ
A3
A1
V
CC
CK0
CK0#
V
CC
A0
V
CC
BA1
V
CCQ
RAS#
CS0#
V
CCQ
ODT0
NC
V
CC
V
SS
DQ36
DQ37
V
SS
DM4
NC
V
SS
DQ38
DQ39
V
SS
DQ44
DQ45
V
SS
DM5
NC
V
SS
DQ46
DQ47
V
SS
DQ52
DQ53
V
SS
CK2
CK2#
V
SS
DM6
NC
V
SS
DQ54
DQ55
V
SS
DQ60
DQ61
V
SS
DM7
NC
V
SS
DQ62
DQ63
V
SS
V
CCSPD
SA0
SA1
2
WV3HG32M64EEU-D6
ADVANCED
PIN NAMES
Pin Name
A0-A12
BA0, BA1
DQ0 ~ DQ63
DQS0 ~ DQS7
DQS0# ~ DQS7#
ODT0
CK0,CK0# - CK2,
CK2#
CKE0
CS0#
RAS#
CAS#
WE#
V
CC
V
CCQ
V
SS
SA0 ~ SA2
SDA
SCL
DM(0-7)
A10/AP
V
REF
V
CCSPD
NC
Function
Address Input
Bank Address
Data Input/output
Data Strobe
Data Strobe negative
On Die Termination
Clock Input
Clock enable input
Chip Select Input
Row Address Strobe
Column Address Strobe
Write Enable
Voltage Supply (1.8V±0.1V)
I/O Power (1.8V)
Ground
SPD Address
Serial Data I/O
Serial clock
Data Masks
Address input/Auto precharge
I/O reference supply
Serial EEPROM
No Connect
December 2005
Rev. 0
White Electronic Designs Corporation • (602) 437-1520 • www.wedc.com
White Electronic Designs
FUNCTIONAL BLOCK DIAGRAM
WV3HG32M64EEU-D6
ADVANCED
CS0
DQS0#
DQS0
DM0
DM
CS# DQS DQS#
DQS4#
DQS4
DM4
DM
CS# DQS DQS#
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQS1#
DQS1
DM1
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQS5#
DQS5
DM5
DM
CS# DQS DQS#
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DM
CS# DQS DQS#
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
DQS2#
DQS2
DM2
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQS6#
DQS6
DM6
DM
CS# DQS DQS#
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DM
CS# DQS DQS#
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
DQS3#
DQS3
DM3
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQS7#
DQS7
DM7
DM
CS# DQS DQS#
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DM
CS# DQS DQS#
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
BA0-BA1
A0-A12
RAS#
CAS#
WE#
CKE0
ODT0
BA0-BA1: DDR2 SDRAMs
A0-A12: DDR2 SDRAMs
RAS#: DDR2 SDRAMs
CAS#: DDR2 SDRAMs
WE#: DDR2 SDRAMs
CKE0: DDR2 SDRAMs
ODT0: DDR2 SDRAMs
Clock
Input
SCL
Serial PD
SDA
WP A0 A1
A2
SA0 SA1 SA2
*Clock Wiring
DDR2 SDRAMs
2 DDR2 SDRAMs
3 DDR2 SDRAMs
3 DDR2 SDRAMs
V
CCSPD
V
CC
/V
CCQ
V
REF
V
SS
Serial PD
DDR2 SDRAMs
DDR2 SDRAMs
DDR2 SDRAMs
*CK0\CK0
*CK1\CK1
*CK2\CK2
*Wire per Clock Loading
Table/Wiring Diagrams
Notes:
1. DQ, DM, DQS/DQS# resistors:5.1 Ohms +/-5%
2. BAx, Ax, RAS#, CAS#, WE# resistors: 5.1 Ohms +/-5%
NOTE: All resistor values are 22 ohms unless otherwise specified.
December 2005
Rev. 0
3
White Electronic Designs Corporation • (602) 437-1520 • www.wedc.com
White Electronic Designs
DC OPERATING CONDITIONS
All Voltages Referenced to V
SS
Rating
Parameter
Supply Voltage
I/O Supply Voltage
VCCL Supply Voltage
I/O Reference Voltage
I/O Termination Voltage
Symbol
V
CC
V
CCQ
V
CCL
V
REF
V
TT
Min.
1.7
1.7
1.7
0.49*V
CCQ
V
REF
-0.04
Type
1.8
1.8
1.8
0.50*V
CCQ
V
REF
WV3HG32M64EEU-D6
ADVANCED
Max.
1.9
1.9
1.9
0.51*V
CCQ
V
REF
+0.04
Units
V
V
V
V
V
Notes
1
4
4
2
3
Notes:
1. V
CC
and V
CCQ
must track each other. V
CCQ
must be less than or equal to V
CC
.
2. V
REF
is expected to equal V
CCQ/2
of the transmitting device and to track variations in the DC level of the same. Peak-to-peak noise on V
REF
may not exceed +/- percent of the DC
value. Peak-to-peak AC noise on V
REF
may not exceed +/-2 percent of V
REF
. This measurement is to be taken at the nearest V
REF
bypass capacitor.
3. V
TT
is not applied directly to the device. V
TT
is a system supply for signal termination resistors, is expected to be set equal to V
REF
and must track variations in the DC level of V
REF
.
4. V
CCQ
tracks with V
CC
; V
CCL
track with V
CC
.
ABSOLUTE MAXIMUM RATINGS
SSTL_1.8V
Symbol
V
CC
V
CCQ
V
CCL
V
IN
, V
OUT
T
STG
T
CASE
I
L
Parameter
Voltage on V
CC
pin relative to V
SS
Voltage on V
CCQ
pin relative to V
SS
Voltage on V
CCL
pin relative to V
SS
Voltage on any pin relative to V
SS
Storage Temperature
Device operating Temperature
Input leakage current; Any input 0V<V
IN
<V
CC
;
V
REF
input 0V<V
IN
<<0.95; Other pins not
under test = 0V
Command/Address, RAS#,
CAS#, WE#
CS#, CKE
CK, CK#
DM
I
OZ
I
VREF
Output leakage current; 0V<V
OUT
<V
CCQ
; DQs
and ODT are disable
V
REF
leakage current; V
REF
= Valid V
REF
level
DQ, DQS, DQS#
Min
- 1.0
- 0.5
- 0.5
- 0.5
-55
0
-40
-40
-15
-5
-5
-16
Max
2.3
2.3
2.3
2.3
100
85
40
40
15
5
5
16
Unit
V
V
V
V
°C
°C
uA
uA
uA
uA
uA
uA
December 2005
Rev. 0
4
White Electronic Designs Corporation • (602) 437-1520 • www.wedc.com
White Electronic Designs
CAPACITANCE
T
A
= 25°C, f = 1MHz, V
CC
= V
CCQ
= 1.8V
Parameter
Input Capacitance: (A0 ~ A12, BA0 ~ BA1, RAS#, CAS#, WE#)
Input Capacitance: (CKE0), (ODT0)
Input Capacitance: (CS0#)
Input Capacitance: (CK0, CK0# ~ CK2, CK2#)
Input Capacitance: (DM0 ~ DM7)
Symbol
C
IN1
C
IN2
C
IN3
C
IN4
C
IN5 (E6)
C
IN6 (D5)
C
OUT1 (E6)
C
OUT1 (D5)
WV3HG32M64EEU-D6
ADVANCED
Min
12
12
12
7
6.5
6.5
6.5
6.5
Max
20
20
20
10
7.5
8
7.5
8
Units
pF
pF
pF
pF
pF
pF
pF
pF
Input Capacitance: (DQ0 ~ DQ63)
OPERATING TEMPERATURE CONDITION
Parameter
Operating Temperature
Symbol
TOPER
Rating
0ºC to 85ºC
Units
ºC
Notes
1, 2
Notes:
1. Operating temperature is the case surface temperature on the center/top side of the DRAM. For the measurement conditions, please refer to JEDEC JESD51.2.
2. At 0 - 85
ºC, operation temperature range, all DRAM specification will be supported.
INPUT DC LOGIC LEVEL
All voltages referenced to V
SS
Parameter
Input High (Logic 1) Voltage
Input Low (Logic 0) Voltage
Symbol
V
IH(DC)
V
IL(DC)
Min
VREF + 0.125
-0.300
Max
VREF + 0.300
VREF - 0.125
Units
V
V
INPUT AC LOGIC LEVEL
All voltages referenced to V
SS
Parameter
AC Input High (Logic 1) Voltage
AC Input Low (Logic 0) Voltage DDR2-400 & DDR2-533
AC Input Low (Logic 0) Voltage DDR2-667, DDR2-800 (TBD)
Symbol
V
IH( AC)
V
IL(AC)
V
IL(AC)
Min
VREF+ 0.250
VREF - 0.250
VREF - 0.200
Max
Units
V
V
V
December 2005
Rev. 0
5
White Electronic Designs Corporation • (602) 437-1520 • www.wedc.com