电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

RD-14597D1-484Q

产品描述Synchro or Resolver to Digital Converter, Hybrid, DDIP-36
产品类别模拟混合信号IC    转换器   
文件大小417KB,共14页
制造商Data Device Corporation
下载文档 详细参数 全文预览

RD-14597D1-484Q概述

Synchro or Resolver to Digital Converter, Hybrid, DDIP-36

RD-14597D1-484Q规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称Data Device Corporation
零件包装代码DIP
包装说明QIP,
针数36
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性BUILT-IN-TEST, PROGRAMMABLE RESOLUTION
最大模拟输入电压11.8 V
最大角精度2.6 arc min
转换器类型SYNCHRO OR RESOLVER TO DIGITAL CONVERTER
JESD-30 代码R-XDIP-P36
JESD-609代码e0
位数16
功能数量1
端子数量36
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料UNSPECIFIED
封装代码QIP
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
座面最大高度5.69 mm
信号/输出频率400 Hz
最大供电电压5.5 V
最小供电电压4.5 V
标称供电电压5 V
表面贴装NO
技术HYBRID
温度等级MILITARY
端子面层TIN LEAD
端子形式PIN/PEG
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度15.24 mm

文档预览

下载PDF文档
SD-14595/96/97
SYNCHRO/RESOLVER-TO-DIGITAL
CONVERTERS
DESCRIPTION
The SD-14595 is a low-cost, high
reliability, synchro- or resolver-to-dig-
ital converter with 14-bit-only, 16-bit-
only or pin programmable 14-bit or
16-bit resolution. Packaged in a 36-
pin DDIP, the SD-14595/96/97 series
feature Built-In-Test (BIT) output.
The SD-14595/96/97 series accepts
broadband inputs: 360 to 1 kHz. Other
features are solid-state signal and ref-
erence isolation and high common
mode rejection. In addition, the SD-
14596 and SD-14597 are pin-for-pin
replacements for the Natel 1044 and
1046, respectively.
The digital angle output from the
SD-14595/96/97 is a natural binary
code, parallel positive logic and is
TTL/CMOS compatible. The SD-
14595/96/97 accomplishes synchro-
nization to a computer with the
Converter Busy (CB) output and/or the
Inhibit (INH) input.
FEATURES
Single +5 V Power Supply
Accuracy to 1.3 Arc Minutes
Pin Programmable 14 Bit/16 Bit,
14 Bit Only or 16 Bit Only
APPLICATIONS
Because of its high reliability, small
size, and low power consumption, the
SD-14595/96/97 is ideal for military
ground or avionics applications. All
models are available with MIL-PRF-
38534 processing.
Designed with three-state output, the
SD-14595/96/97 is especially well-
suited for use with computer based
systems. Among the many possible
applications are radar and navigation
systems, fire control systems, flight
instrumentation, and flight trainers or
simulators.
SOLID STATE RESOLVER INPUT OPTION
No 180° False Lock-up
Internal Synthesized Reference
Built-In-Test (BIT) Output
Low Power
Pin-for-Pin Replacement for
Natel’s 1044 and 1046
SOLID STATE SYNCHRO INPUT OPTION
DIRECT INPUT OPTION
SIN
θ
COS
θ
VOLTAGE
FOLLOWER
BUFFER
SIN
θ
COS
θ
INTERNAL
DC
REFERENCE
S1
S2
S3
ELECTRONIC
SCOTT T
SIN
θ
COS
θ
S1
S2
S3
S4
RESOLVER
CONDITIONER
SIN
θ
COS
θ
INPUT OPTIONS
RH
V
REF IN
RL
BIT
REFERENCE
CONDITIONER
R
SYNTHESIZED
REF
LOS
SIN
θ
INPUT OPTION
COS
θ
LOS
e
BIT DETECT
VEL
HIGH
ACCURACY
CONTROL
TRANSFORMER
GAIN
e
SIN
(θ-φ)
DEMODULATOR
D
VEL
ERROR
PROCESSOR
T
VCO
U
E
1 LSB ANTIJITTER FEEDBACK
16 BIT CT
TRANSPARENT
LATCH
U
16 BIT
UP/DOWN
COUNTER
T
INH
CB
DIGITAL
ANGLE
φ
50 ns DELAY
Q
INHIBIT
TRANSPARENT
LATCH
INH
3 STATE
TTL BUFFER
16 BIT OUTPUT
TRANSPARENT
LATCH
3 STATE
TTL BUFFER
T
EDGE
TRIGGERED
LATCH
V
14B
RESOLUTION (14595 ONLY)
CONTROL
+8.6 V
ANALOG RETURN
V(+4.3 V)
VOLTAGE
DOUBLER
+5 V
HBE
BITS 1-8
BITS 9-16 LBE
FIGURE 1. SD-14595/96/97 BLOCK DIAGRAM
©
1997, 1999 Data Device Corporation
推荐一个Ubuntu下的串口软件CuteCom
在Ubuntu软件中心搜索安装即可。 软件截图: https://12.eewimg.cn/bbs/data/attachment/album/201603/27/195723uzffa0cprevfugpf.png ...
白手梦想家 ARM技术
关于RC滤波常数的选取
本帖最后由 ppxxjh 于 2017-10-25 15:37 编辑 1、图中是控制回升电压的电路,用在直流无刷电机驱动。输入端是一个RC低通滤波,规格书中的时间常数为小于等于10ns,按图中10ns=R84*C77计算, ......
ppxxjh 模拟电子
LCD 裸奔程序显示不完全,求高手指点
自己仿东山大哥的LCD程序,做了一个LCD显示图片的程序 主要显示程序如下 void Test_Lcd_Tft_16Bit_240320(void) { printf(""); Paint_Bmp(flower); getc(); Paint_Bmp(B ......
zong_ming 嵌入式系统
台湾同学的电子专业有关LDO硕士论文
台湾同学的电子专业有关LDO硕士论文 170662170663 台湾同学的电子专业有关LDO硕士论文 ...
qwqwqw2088 模拟与混合信号
功放到底是什么?
本帖最后由 qwqwqw2088 于 2017-10-8 18:10 编辑 功放,就是功率放大器的简称。 对于音响师来说,功放是使扬声器振膜完全“舒展”的法宝,有了它音响才可以“纵情高歌”;对于通信工程师来说 ......
qwqwqw2088 模拟与混合信号
大家好,问下两个AD采集数据给FPGA,需要考虑同步性问题吗??
直接把AD程序例化行不行呢??复位键给一样,这样行不行。。。还有 AD转换速度太慢了,不得已才想用两个,10路AD信号,快的太贵了,蛋疼 ...
574950880 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 623  2051  1752  367  193  11  34  9  2  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved