电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

RNC60H8063FSRSL

产品描述RESISTOR, METAL FILM, 0.125 W, 1 %, 50 ppm, 806000 ohm, THROUGH HOLE MOUNT, AXIAL LEADED
产品类别无源元件    电阻器   
文件大小159KB,共4页
制造商Vishay(威世)
官网地址http://www.vishay.com
下载文档 详细参数 全文预览

RNC60H8063FSRSL概述

RESISTOR, METAL FILM, 0.125 W, 1 %, 50 ppm, 806000 ohm, THROUGH HOLE MOUNT, AXIAL LEADED

RNC60H8063FSRSL规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称Vishay(威世)
包装说明Axial,
Reach Compliance Codeunknown
ECCN代码EAR99
其他特性PRECISION
构造Tubular
JESD-609代码e0
引线直径0.64 mm
安装特点THROUGH HOLE MOUNT
端子数量2
最高工作温度175 °C
最低工作温度-65 °C
封装直径2.46 mm
封装长度7.11 mm
封装形式Axial
包装方法TR, 7.5 INCH
额定功率耗散 (P)0.125 W
额定温度125 °C
参考标准MIL-PRF-55182
电阻806000 Ω
电阻器类型FIXED RESISTOR
表面贴装NO
技术METAL FILM
温度系数50 ppm/°C
端子面层Tin/Lead (Sn/Pb)
端子形状WIRE
容差1%
工作电压250 V

文档预览

下载PDF文档
ERC (Military RNC/RNR)
Vishay Dale
Metal Film Resistors, Military/Established Reliability,
MIL-PRF-55182 Qualified, Precision, Type RNC, Characteristics J, H, K
FEATURES
Meets requirements of MIL-PRF-55182
Very low noise (- 40 dB)
Verified failure rate (contact factory for current level)
100 % stabilization and screening tests. Group A testing, if
desired, to customer requirements
Controlled temperature coefficient
Epoxy coating provides superior moisture protection
Standard lead on RNC product is solderable and weldable
Traceability of materials and processing
Monthly acceptance testing
Vishay Dale has complete capability to develop specific
reliability programs designed to customer requirements
Extensive stocking program at distributors and factory on
RNC50, RNC55, RNC60 and RNC65
For MIL-PRF-55182 characteristics E and C product, see
Vishay Angstrohm’s HDN (Military RNR/RNN) datasheet
STANDARD ELECTRICAL SPECIFICATIONS
VISHAY
DALE
MODEL
ERC50,
ERC50..31
(3)
ERC55,
ERC55..65
(3)
POWER
RESISTANCE RANGE
MAXIMUM
MIL
LIFE
RATING
Ω
(4)
WORKING
TOLERANCE
MIL-PRF-55182
FAILURE
SPEC.
STYLE
±%
VOLTAGE
(2)
± 100 ppm/°C ± 50 ppm/°C ± 25 ppm/°C
RATE
(1)
SHEET
P
70 °C
P
125 °C
V
W
W
(K)
(H)
(J)
RNC50, RNR50
RNC55, RNR55
07
01
03
05
06
0.10
0.125
0.25
0.50
0.75
0.05
0.10
0.125
0.25
0.50
0.1, 0.5, 1
0.1, 0.5, 1
0.1, 0.5, 1
0.1, 0.5, 1
0.1, 0.5, 1
200
200
250
300
350
10 to 796K
10 to 2M
10 to 2M
2.01M to 3.01M
10 to 3.01M
10 to 3.01M
M, P, R, S
M, P, R, S
M, P, R, S
M
M, P, R
M, P, R
ERC55..200,
RNC60, RNR60
ERC55..201
(3)
ERC65,
ERC65..65
(3)
ERC70
ERC70..4
(3)
RNC65, RNR65
RNC70, RNR70
Notes
(1)
Consult factory for current QPL failure rates.
(2)
Continuous working voltage shall be
P
x
R
or maximum working voltage, whichever is less.
(3)
Hot solder dipped leads
(4)
Standard resistance tolerances: ± 0.1 % (B), ± 0.5 % (D) and ± 1 % (F). ± 0.1 % not applicable to characteristic K.
TECHNICAL SPECIFICATIONS
PARAMETER
Voltage Coefficient, max.
Dielectric Strength
Insulations Resistance
Operating Temperature Range
Terminal Strength
Solderability
Weight
g
UNIT
ppm/V
V
AC
Ω
°C
lb
CONDITION
5/V when measured between 10 % and full rated voltage
RNC50, RNC55 and RNC60 = 450; RNC65 and RNC70 = 900
10
11
dry;
10
9
after moisture test
- 65 to + 175
2 lb pull test on RNC50, RNC55, RNC60 and RNC65; 4.5 lb pull test on RNC70
Continuous satisfactory coverage when tested in accordance with MIL-STD-202, Method 208
RNC50 = 0.11; RNC55 = 0.35; RNC60 = 0.35; RNC65 = 0.84; RNC70 = 1.60
www.vishay.com
52
For technical questions, contact:
ff2aresistors@vishay.com
Document Number: 31025
Revision: 11-Mar-10
我分享一个:用CPLD扫描按键矩阵的小程序
前几天有一个按键的讨论,我有一个用CPLD扫描按键矩阵的小程序,拿出来和大家分享。 简单说明一下这个程序,程序可以在CPLD和FPGA上面运行,需要时钟和一些IO脚。 实现行列扫描、按键编码输出 ......
kata 单片机
这样算不算对电流采样标幺化?
Ifb = ((AdcResult.ADCRESULT1...
张锋 微控制器 MCU
转:我为什么离开ARM加入MIPS? 
本文作者系,原ARM技术行销经理,费浙平。 几星期前刚递交辞职信的时候,很多朋友都表示了理解,他们都知道,经过近8年的努力工作,经历了ARM从无到大的整个本土化过程,我在ARM确实已经没有 ......
itneers 工作这点儿事
pyboardCN V2畅玩-与Nano板的对比
本帖最后由 lehuijie 于 2018-6-28 23:28 编辑 板子收到了两三天了,最近有点事就比较晚开始写测评。感谢d大的板子,感谢ee 对比观察V2与Nano板子发现两者区别不是很大,V2板是对Nano的硬件 ......
lehuijie MicroPython开源版块
【拆解】Apple Watch Series 6 ,电池更大、陶瓷和蓝宝石外壳更薄,更强硬,更耐磨!
国外知名拆解机构iFixit 对今年新发布的 Apple Watch Series 6,并分享了详尽拆解,今天和大家一起观摩一下。 507555Apple Watch Series 6 与 Series 5 对比,右侧是 Series 6,左侧是 Series ......
btty038 聊聊、笑笑、闹闹
FPGA/CPLD数字电路设计经验分享
1 数字电路设计中的几个基本概念:1.1 建立时间和保持时间:建立时间(setup time)是指在触发器的时钟信号上升沿到来以前,数据稳定不变的时间,如果建立时间不够,数据将不能在这个时钟上升沿 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 317  1661  864  1622  372  47  46  48  8  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved