电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V416VL10BEG

产品描述Standard SRAM, 256KX16, 10ns, CMOS, PBGA48, 9 X 9 MM, BGA-48
产品类别存储    存储   
文件大小92KB,共9页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT71V416VL10BEG概述

Standard SRAM, 256KX16, 10ns, CMOS, PBGA48, 9 X 9 MM, BGA-48

IDT71V416VL10BEG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码BGA
包装说明9 X 9 MM, BGA-48
针数48
Reach Compliance Codeunknown
ECCN代码3A991.B.2.A
最长访问时间10 ns
I/O 类型COMMON
JESD-30 代码S-PBGA-B48
JESD-609代码e1
长度9 mm
内存密度4194304 bit
内存集成电路类型STANDARD SRAM
内存宽度16
湿度敏感等级3
功能数量1
端子数量48
字数262144 words
字数代码256000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织256KX16
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TFBGA
封装等效代码BGA48,6X8,30
封装形状SQUARE
封装形式GRID ARRAY, THIN PROFILE, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源3.3 V
认证状态Not Qualified
座面最大高度1.2 mm
最大待机电流0.01 A
最小待机电流3 V
最大压摆率0.18 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距0.75 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
宽度9 mm

文档预览

下载PDF文档
3.3V CMOS Static RAM
4 Meg (256K x 16-Bit)
Features
IDT71V416VS
IDT71V416VL
Description
The IDT71V416 is a 4,194,304-bit high-speed Static RAM organized
as 256K x 16. It is fabricated using IDT’s high-perfomance, high-reliability
CMOS technology. This state-of-the-art technology, combined with inno-
vative circuit design techniques, provides a cost-effective solution for high-
speed memory needs.
The IDT71V416 has an output enable pin which operates as fast as
5ns, with address access times as fast as 10ns. All bidirectional inputs and
outputs of the IDT71V416 are LVTTL-compatible and operation is from a
single 3.3V supply. Fully static asynchronous circuitry is used, requiring
no clocks or refresh for operation.
The IDT71V416 is packaged in a 44-pin, 400 mil Plastic SOJ and a
44-pin, 400 mil TSOP Type II package and a 48 ball grid array, 9mm x
9mm package.
256K x 16 advanced high-speed CMOS Static RAM
JEDEC Center Power / GND pinout for reduced noise.
Equal access and cycle times
– Commercial and Industrial: 10/12/15ns
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
LVTTL-compatible
Low power consumption via chip deselect
Upper and Lower Byte Enable Pins
Single 3.3V power supply
Available in 44-pin, 400 mil plastic SOJ package and a 44-
pin, 400 mil TSOP Type II package and a 48 ball grid array,
9mm x 9mm package.
Functional Block Diagram
Output
Enable
Buffer
OE
A0 - A17
Address
Buffers
Row / Column
Decoders
8
CS
Chip
Select
Buffer
8
Sense
Amps
and
Write
Drivers
High
Byte
Output
Buffer
High
Byte
Write
Buffer
8
I/O 15
8
I/O 8
4,194,304-bit
Memory
Array
WE
Write
Enable
Buffer
16
8
Low
Byte
Output
Buffer
Low
Byte
Write
Buffer
8
I/O 7
8
8
I/O 0
BHE
Byte
Enable
Buffers
BLE
6478 drw 01
SEPTEMBER 2004
1
©2004 Integrated Device Technology, Inc.
DSC-6478/00
verilog语言中input[0:0]是什么数据类型
verilog语言中input是什么数据类型 有段语言是这样的: input Hclk0,Hsynco,Vsynco; 不懂啊.高人指点来着......
tyqlark 嵌入式系统
福禄克万用表,你也有机会拥有一块!
158090 详情看这吧:https://www.eeworld.com.cn/huodong/201405_TI_webench/ ...
maylove 模拟与混合信号
高分求教串口通讯老发生串口管脚变化的事件
求教,我用的笔记本电脑通过并口连着这一台进口的系统,运行着这个设备的软件系统。同时我也运行着我自己设备的软件系统,是通过U口连接的,如果两个程序同时运行我的程序经常会出现串口管教变 ......
20030201 嵌入式系统
EEWORLD大学堂----全新泰克TBS2000操作视频
全新泰克TBS2000操作视频:https://training.eeworld.com.cn/course/3817 作为新一代基础 示波器,提供了同类最长的记录长度和最大的显示器,可以更快地评估和调试信号。泰克产品组合中最新 ......
phantom7 测试/测量
双路输出双闭环电流控制型DC/DC变换器的研究
多路输出电源的负载交叉调节性能一直没有得到较好的解决,给不对称性要求较高的负载应用带来困难。根据闭环控制原理,提出了一种双环路稳定,利用同一时钟脉冲同步的方法,解决了多路输出电源交 ......
zbz0529 电源技术
电子设计赛前培训流程
本帖最后由 paulhyde 于 2014-9-15 09:15 编辑 45362 ...
dtcxn 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 310  978  2477  1841  905  8  58  30  55  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved