电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT100504S12Y

产品描述Standard SRAM, 64KX4, 12ns, PDSO32, 0.300 INCH, PLASTIC, SOJ-32
产品类别存储    存储   
文件大小83KB,共7页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT100504S12Y概述

Standard SRAM, 64KX4, 12ns, PDSO32, 0.300 INCH, PLASTIC, SOJ-32

IDT100504S12Y规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SOJ
包装说明0.300 INCH, PLASTIC, SOJ-32
针数32
Reach Compliance Codenot_compliant
ECCN代码EAR99
最长访问时间12 ns
I/O 类型SEPARATE
JESD-30 代码R-PDSO-J32
JESD-609代码e0
长度20.96 mm
内存密度262144 bit
内存集成电路类型STANDARD SRAM
内存宽度4
湿度敏感等级3
负电源额定电压-4.5 V
功能数量1
端子数量32
字数65536 words
字数代码64000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度
组织64KX4
封装主体材料PLASTIC/EPOXY
封装代码SOJ
封装等效代码SOJ32,.34
封装形状RECTANGULAR
封装形式SMALL OUTLINE
并行/串行PARALLEL
电源-4.5 V
认证状态Not Qualified
座面最大高度3.76 mm
表面贴装YES
技术CMOS
温度等级OTHER
端子面层Tin/Lead (Sn85Pb15)
端子形式J BEND
端子节距1.27 mm
端子位置DUAL
宽度7.62 mm

文档预览

下载PDF文档
HIGH-SPEED BiCMOS
ECL STATIC RAM
256K (64K x 4-BIT) SRAM
Integrated Device Technology, Inc.
IDT10504
IDT100504
IDT101504
FEATURES:
• 65,536-words x 4-bit organization
• Address access time: 7/8/10/12/15 ns
• Low power dissipation: 1000mW (typ.)
• Guaranteed Output Hold time
• Fully compatible with ECL logic levels
• Separate data input and output
• Standard through-hole and surface mount packages
• Guaranteed-performance die available for MCMs/hybrids
DESCRIPTION:
The IDT10504, IDT100504 and IDT101504 are 262,144-
bit high-speed BiCEMOS™ ECL static random access
memories organized as 64Kx4, with separate data inputs and
outputs. All I/Os are fully compatible with ECL levels.
These devices are part of a family of asynchronous four-
bit-wide ECL SRAMs. The devices have been configured to
follow the standard ECL SRAM JEDEC pinout. Because they
are manufactured in BiCEMOS™ technology, power dissipa-
tion is greatly reduced over equivalent bipolar devices. Low
power operation provides higher system reliability and makes
possible the use of the plastic SOJ package for high-density
surface mount assembly.
The fast access time and guaranteed Output Hold time
allow greater margin for system timing variation. DataIN setup
time specified with respect to the trailing edge of Write Pulse
eases write timing allowing balanced Read and Write cycle
times.
FUNCTIONAL BLOCK DIAGRAM
A
0
DECODER
65,536-BIT
MEMORY
ARRAY
V
CC
V
EE
A
15
D
0
D
1
D
2
D
3
SENSE AMPS
AND READ/WRITE
CONTROL
Q
0
Q
1
Q
2
Q
3
WE
CS
2780 drw 01
BiCEMOS is a trademark of Integrated Device Technology, Inc.
COMMERCIAL TEMPERATURE RANGE
©1992
Integrated Device Technology, Inc.
SEPTEMBER 1992
1
关于对抢购TI最新活动的想法
我是个大专的学生 参加过11年的全国大学生电子设计大赛。只拿了个省2等奖!我觉得我的知识面还是很窄的!想加油。学习下去。请大家支持下!...
zhaoqibinpp 无线连接
出售飞思卡尔Cortex-M4 MAPSK22四色板套件
本帖最后由 hanyeguxingwo 于 2016-6-24 13:13 编辑 手里有一套K22的四色板套件,现在用不到了,全新出售,120包邮。 有意者加QQ:956139733,备注:飞思卡尔开发板 245484 245485 ...
hanyeguxingwo 淘e淘
电子信息业20年十大变化
电子信息业20年十大变化 2006-06-01 深圳商报 从1986年到2005年的20年,是中国电子信息企业创业发展的20年,而20张排行榜浓缩了我国电子信息百强企业的发展历程与变化。 名称变化工厂变公 ......
fighting 模拟电子
关于WINCE系统兼容性求助!
小弟刚接触WINCE系统想知道在Xp操作系统下面用C#开发的程序打包安装到WINCE下有什么问题吗.兼容性有要求吗?  比如说我用的SQL SERVER数据库和C#来开发的程序,可以安 ......
guoyaru123 嵌入式系统
板子烧写的问题
每次对板子的程序更改了之后,必须将板子断电,然后再上电,然后将程序再烧写一次才能运行程序,这样的不方便请问有没有什么改进的措施? ...
lzx_18570633112 DSP 与 ARM 处理器
【Altera SoC体验之旅】高清相机控制分系统设计
1、设计平台:软件平台:Quartus 14.0 硬件平台:Cyclone V SOC 采用自己设计的电路板硬件 2、高清航拍相机系统主要功能设计:1)通过FPGA控制实现高速ADC数据采集;2)通过FPGA实现串口指令的 ......
悠悠森林 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 151  869  2845  1687  2137  20  56  58  25  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved