电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

GS881Z18BT-250VT

产品描述ZBT SRAM, 512KX18, 5.5ns, CMOS, PQFP100, TQFP-100
产品类别存储    存储   
文件大小1MB,共37页
制造商GSI Technology
官网地址http://www.gsitechnology.com/
下载文档 详细参数 全文预览

GS881Z18BT-250VT概述

ZBT SRAM, 512KX18, 5.5ns, CMOS, PQFP100, TQFP-100

GS881Z18BT-250VT规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称GSI Technology
零件包装代码QFP
包装说明LQFP,
针数100
Reach Compliance Codecompliant
ECCN代码3A991.B.2.B
最长访问时间5.5 ns
其他特性FLOW-THROUGH OR PIPELINED ARCHITECTURE; ALSO OPERATES AT 2.5V SUPPLY
JESD-30 代码R-PQFP-G100
长度20 mm
内存密度9437184 bit
内存集成电路类型ZBT SRAM
内存宽度18
功能数量1
端子数量100
字数524288 words
字数代码512000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织512KX18
封装主体材料PLASTIC/EPOXY
封装代码LQFP
封装形状RECTANGULAR
封装形式FLATPACK, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
座面最大高度1.6 mm
最大供电电压 (Vsup)2 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式GULL WING
端子节距0.65 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度14 mm

文档预览

下载PDF文档
GS881Z18/32/36B(T/D)-xxxV
100-Pin TQFP & 165-Bump BGA
Commercial Temp
Industrial Temp
Features
• User-configurable Pipeline and Flow Through mode
• NBT (No Bus Turn Around) functionality allows zero wait
read-write-read bus utilization
• Fully pin-compatible with both pipelined and flow through
NtRAM™, NoBL™ and ZBT™ SRAMs
• IEEE 1149.1 JTAG-compatible Boundary Scan
• 1.8 V or 2.5 V core power supply
• 1.8 V or 2.5 V I/O supply
• LBO pin for Linear or Interleave Burst mode
• Pin-compatible with 2M, 4M, and 18M devices
• Byte write operation (9-bit Bytes)
• 3 chip enable signals for easy depth expansion
• ZZ pin for automatic power-down
• JEDEC-standard packages
• RoHS-compliant 100-lead TQFP and 165-bump BGA
packages available
9Mb Pipelined and Flow Through
Synchronous NBT SRAM
250 MHz–150 MHz
1.8 V or 2.5 V V
DD
1.8 V or 2.5 V I/O
Functional Description
m
om
en
The GS881Z18/32/36B(T/D)-xxxV is a 9Mbit Synchronous
Static SRAM. GSI's NBT SRAMs, like ZBT, NtRAM, NoBL
or other pipelined read/double late write or flow through read/
single late write SRAMs, allow utilization of all available bus
bandwidth by eliminating the need to insert deselect cycles
when the device is switched from read to write cycles.
de
Paramter Synopsis
-250
t
KQ
tCycle
3.0
4.0
200
230
5.5
5.5
160
185
d
The GS881Z18/32/36B(T/D)-xxxV may be configured by the
user to operate in Pipeline or Flow Through mode. Operating
as a pipelined synchronous device, in addition to the rising-
edge-triggered registers that capture input signals, the device
incorporates a rising-edge-triggered output register. For read
cycles, pipelined SRAM output data is temporarily stored by
the edge triggered output register during the access cycle and
then released to the output drivers at the next rising edge of
clock.
The GS881Z18/32/36B(T/D)-xxxV is implemented with GSI's
high performance CMOS technology and is available in
JEDEC-standard 100-pin TQFP and 165-bump BGA packages.
fo
r
N
-200
3.0
5.0
170
195
6.5
6.5
140
160
ew
D
-150
3.8
6.7
140
160
7.5
7.5
128
145
Because it is a synchronous device, address, data inputs, and
read/ write control inputs are captured on the rising edge of the
input clock. Burst order control (LBO) must be tied to a power
rail for proper operation. Asynchronous inputs include the
Sleep mode enable, ZZ and Output Enable. Output Enable can
be used to override the synchronous control of the output
drivers and turn the RAM's output drivers off at any time.
Write cycles are internally self-timed and initiated by the rising
edge of the clock input. This feature eliminates complex off-
chip write pulse generation required by asynchronous SRAMs
and simplifies input signal timing.
ec
ot
R
Pipeline
3-1-1-1
Curr (x18)
Curr (x32/x36)
t
KQ
tCycle
Curr (x18)
Curr (x32/x36)
Rev: 1.01a 2/2008
N
Flow Through
2-1-1-1
1/37
es
Unit
ns
ns
mA
mA
ns
ns
mA
mA
Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
ig
n
© 2006, GSI Technology
MY-IMX6-CB140 硬件介绍
MY-IMX6-CB140 硬件介绍 目录 隐藏] 1MY-IMX6-CB140视图 1.1核心板256M-256M正面 1.2核心板256M-4G正面 1.3尺寸 2MY-IMX6-CB140参数 2.1硬件配置 2.2供电电源 2.3温度 ......
明远智睿Lan 嵌入式系统
单芯片的一致多处理(图)
随着SoC设计元件的出现,如MIPS32 1004K一致处理系统(CPS),单操作系统条件下的片上对称多处理(SMP)已经成为了一种真正的设计选择,而系统架构师也需要了解其优点和局限性。 任务越多,越 ......
单片机
生儿子了,工作没了,散分
老婆要生孩子,剖出来的,是个儿子。!!! 公司只给2天假,NND,我啥都没管就回家呆了半个月。今天刚回来,老板找了个新人让我交接! 交接完准备回家陪老婆过月子,,然后再找工作!!! ......
2315862 嵌入式系统
如何提高FPGA速度方法分析
目前使用的是EP2C8,但处理数据的速度有些不能令人满意,有什么办法可以提高处理速度呢?C8的片子换成C6的?还是换EP3C的片子还是改其他芯片??有什么比较好的办法吗? 答案: 从以下方面 ......
eeleader FPGA/CPLD
各位大侠们,请问如何让自己制作的小收音机多收几个台?
今天教学实习,自制收音机,很普通那种,AM的,做好后感觉收的台不是太多,还有就是内置线绕天线的引线太长是不是也会产生干扰?敬请各位大虾指教,谢谢...
450678797 无线连接
SST89X5XX系列的单片机的成IAP下载问题!
我手上有一块SST89E564RD系列的单片机,在网上下载了一个SSTEasyIAP11F.exe按照网上提供的方法,我试过n次了就只成功过一次,后来再也没成功过。网上提供的方法如下: 首先板子最好有复位电路 ......
lyzj321 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2658  473  2517  2214  1389  54  10  51  45  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved