电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V15L17BF

产品描述CABGA-100, Tray
产品类别存储    存储   
文件大小542KB,共19页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

70V15L17BF概述

CABGA-100, Tray

70V15L17BF规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码CABGA
包装说明,
针数100
制造商包装代码BF100
Reach Compliance Codenot_compliant
JESD-609代码e0
内存集成电路类型DUAL-PORT SRAM
湿度敏感等级3
峰值回流温度(摄氏度)225
端子面层Tin/Lead (Sn/Pb)
处于峰值回流温度下的最长时间NOT SPECIFIED

文档预览

下载PDF文档
HIGH-SPEED 3.3V
16/8K X 9 DUAL-PORT
STATIC RAM
Features
IDT70V16/5S/L
OBSOLETE PARTS
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Commercial:15/20/25ns (max.)
– Industrial: 20ns (max.)
Low-power operation
– IDT70V16/5S
Active: 430mW (typ.)
Standby: 3.3mW (typ.)
– IDT70V16/5L
Active: 415mW (typ.)
Standby: 660µW (typ.)
Busy and Interrupt Flag
On-chip port arbitration logic
Functional Block Diagram
OE
L
I/O
0L
- I/O
8L
BUSY
L
A
13L
(1)
A
0L
S OR
T F
R
A D
P E
E D S
T N
E E
L M IGN
O M S
S O
E
B C
D
O E
R EW
T N
O
N
IDT70V16/5 easily expands data bus width to 18 bits or
more using the Master/Slave select when cascading more
than one device
M/S = V
IH
for
BUSY
output flag on Master
M/S = V
IL
for
BUSY
input on Slave
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
LVTTL-compatible, single 3.3V (+0.3V) power supply
Available in 68-pin PLCC and an 80-pin TQFP
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
OE
R
CE
R
R/W
R
CE
L
R/W
L
I/O
0R
-I/O
8R
I/O
Control
I/O
Control
(2,3)
BUSY
R
(2,3)
Address
Decoder
MEMORY
ARRAY
Address
Decoder
A
13R
(1)
A
0R
14
14
CE
L
OE
L
R/W
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
L
(3)
INT
L
NOTES:
1. A
13
is a NC for IDT70V15.
2. In MASTER mode:
BUSY
is an output and is a push-pull driver
In SLAVE mode:
BUSY
is input.
3.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull drivers.
M/S
SEM
R
(3)
INT
R
5669 drw 01
JANUARY 2009
1
©2009 Integrated Device Technology, Inc.
DSC 5669/3
模拟电路设计经验
模拟电路的设计是工程师们最头疼、但也是最致命的设计部分,尽管目前数字电路、大规模集 成电路的发展非常迅猛,但是模拟电路的设计仍是不可避免的,有时也是数字电路无法取代的,例如 RF 射频 ......
qwqwqw2088 电源技术
国赛最后一天 比赛完你最想做什么
本帖最后由 paulhyde 于 2014-9-15 03:57 编辑 三个晚上没睡个好觉了 ,现在眼睛一闭就争不开,最想做的就是好好睡个觉,睡他个天昏地暗 ...
407957119 电子竞赛
管理会发这种邮件?
怎么看着这封邮件有点古怪勒,还是用新浪邮箱发的。会不会是钓鱼的啊{:1_133:} ...
小打小闹赢大奖 聊聊、笑笑、闹闹
FPGA高级时序综合教程.pdf
FPGA高级时序综合教程.pdf ...
zxopenljx FPGA/CPLD
嵌入式系统中数字示波器用户图形界面的实现
1 引言 随着嵌入式系统应用领域的不断扩大,系统复杂性也在不断提高。所以在嵌入式系统中实现用户图形化(GUI),已经成为大势所趋。目前,嵌入式系统中大多数的用户图形化界面(GUI)都是在 ......
fighting 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 656  1202  645  2829  2509  37  49  40  12  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved