电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

282-18.432M-12-25NS-TR

产品描述Parallel - Fundamental Quartz Crystal, 18.432MHz Nom, CERAMIC, SMD, 2 PIN
产品类别无源元件    晶体/谐振器   
文件大小148KB,共3页
制造商Oscilent
官网地址http://www.oscilent.com
标准
下载文档 详细参数 全文预览

282-18.432M-12-25NS-TR概述

Parallel - Fundamental Quartz Crystal, 18.432MHz Nom, CERAMIC, SMD, 2 PIN

282-18.432M-12-25NS-TR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明CERAMIC, SMD, 2 PIN
Reach Compliance Codecompli
其他特性TAPE AND REEL
老化5 PPM/YEAR
晶体/谐振器类型PARALLEL - FUNDAMENTAL
驱动电平0.5 µW
频率稳定性0.01%
频率容差25 ppm
负载电容12 pF
制造商序列号282
安装特点SURFACE MOUNT
标称工作频率18.432 MHz
最高工作温度70 °C
最低工作温度-20 °C
物理尺寸L7.05XB5.08XH1.7 (mm)/L0.278XB0.2XH0.067 (inch)
串联电阻40 Ω
表面贴装YES
Base Number Matches1

文档预览

下载PDF文档
Oscilent Corporation | 282
Page 1 of 3
SMD Quartz Crystal
Series Number
Package
Description
Last Modified
282
.
FEATURES
- Seam welded metal lid / ceramic package
- 1.7mm max. low profile
- Tight stability / High reliability
- Wide frequency range
- Tape and Reel
7X5
SMD 2 Pad
Jan. 01 2002
..
OPERATING CONDITIONS / ELECTRICAL CHARACTERISTICS
PARAMETERS
Frequency Range
Frequency Tolerance
Frequency Stability
Operating Temperature
Storage Temperature
Shunt Capacitance
Load Capacitance
Drive Level
Aging
Insulation Resistance
f
O
@ 25ºC
Ta = 0 +70ºC
T
OPR
T
STG
C
O
C
L
(Customer Specified)
9.80 ~ 100.00 MHz
.
@ 25ºC
@ 100 VDC
CHARACTERISTICS
9.80 ~ 100.00
±30, ±15*, ±25, ±50
±50, ±25, ±30*, ±100
-0 ~ +70 (Std.) / Extended Options Avail.
-40 ~ +85
5.0 max.
20 (Std.) Series Resonance and others Avail.
0.5 max.
±5
500 min.
UNITS
MHz
PPM
PPM
ºC
ºC
pF
pF
µW
PPM/Y
Mohms
*±15ppm Tolerance with ±30ppm Stability available in AT Cut Only
..
EQUIVALENT SERIES RESISTANCE / MODE OF OSCILLATION
FREQUENCY RANGE (MHz)
9.800 ~ 15.999
16.000 ~ 42.000
MODE
Fundamental
Fundamental
MAX ESR Ohm
60
40
FREQUENCY RANGE (MHz)
16.000 ~ 34.999
35.000 ~ 100.000
MODE
3rd O/T
5th O/T
MAX ESR Ohm
60
60
..
http://www.oscilent.com/spec_pages/SMDCrystals/QC-282.htm
12/28/2005
HPS-to-FPGA访问FPGA的i/o
HPS通过HPS-to-FPGA桥访问FPGA的i/o口的问题,不是轻型桥,有没有弄过的,我弄了两天了,就是各种不通。 ...
Makefile FPGA/CPLD
普通的IO信号在PCB上对应的fpga脚为全局时钟
各位大侠,晶振的时钟为main_clk,将该时钟分频后得到AD的时钟AD_clk,但是在实际的电路图中,我AD_clk连接在了fpga的全局时钟对应的脚上面个,综合的时候报错,好像是普通的IO信号时不能连在 ......
sunnian1234 FPGA/CPLD
希望高手给些指教
遇到一个问题,希望高手给些指教。 假如有一个不规则波形的直流脉冲波(2.0v-28v 0-160ma),现在想将其收集到浮冲电压为DC10v 的电池里,该如何着手? 希望高手指点一二,这里先谢过。 ...
likrat 创意市集
MSP430系列单片机简介
MSP430系列单片机简介...
songbo 微控制器 MCU
谢谢!急需
arduino的编程c代码给我弄几篇...
jingdongbo 嵌入式系统
交流并网逆变器,是不是先要用建交流小信号模型?
本信息来自合作QQ群:电子工程师技术交流(12425841) 群主在坛子ID:Kata 交流并网逆变器,是不是先要用建交流小信号模型,然后用matlab仿真,然后才是主回路拓扑结构 功率器件的选择,DSP算 ......
为爱向前冲 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1083  1494  647  1870  1085  57  22  41  48  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved