256MB, 512MB, 1GB (x72, ECC, DR) 168-Pin SDRAM RDIMM
Features
SDRAM RDIMM
MT18LSDT3272D – 256MB
MT18LSDT6472D – 512MB
MT18LSDT12872D – 1GB
For component data sheets, refer to Micron’s Web site:
www.micron.com
Features
• 168-pin, PC133-compliant registered dual in-line
memory module (RDIMM)
• Phase-lock loop (PLL) clock driver to reduce loading
• Uses 133 MHz SDRAM components
• Supports ECC error detection and correction
• 256MB (32 Meg x 72), 512MB (64 Meg x 72), and
1GB (128 Meg x 72)
• Single +3.3V power supply
• Fully synchronous; all signals are registered on the
positive edge of the PLL clock
• Internal pipelined operation; column address can be
changed every clock cycle
• Dual rank
• Internal SDRAM banks for hiding row access/
precharge
• Programmable burst lengths (BL): 1, 2, 4, 8, or full
page
• Auto precharge option
• Auto and self refresh modes: 15.625µs (256MB) or
7.81µs (512MB, 1GB) maximum periodic refresh
interval
• LVTTL-compatible inputs and outputs
• Serial presence-detect (SPD) with EEPROM
• Gold edge contacts
Figure 1:
168-Pin RDIMM (MO-161 R/C E)
PCB height: 43.18mm (1.7in)
Options
Marking
• Package
168-pin DIMM
G
168-pin DIMM (Pb-free)
Y
1
• Frequency/CAS latency
133 MHz/CL = 2
-13E
133 MHz/CL = 3
-133
Notes: 1. CL = CAS (READ) latency; registered mode
will add one clock cycle to CL.
Table 1:
Key Timing Parameters
Data Rate (MT/s)
t
RCD
t
RP
t
RC
Speed Grade
-13E
-133
CL = 3
–
133
CL = 2
133
–
(ns)
15
20
(ns)
15
20
(ns)
60
66
PDF: 09005aef809b1694/Source: 09005aef809b166a
SD18C32_64_128x72D.fm - Rev. G 12/07 EN
1
Micron Technology, Inc., reserves the right to change products or specifications without notice.
©2001 Micron Technology, Inc. All rights reserved.
Products and specifications discussed herein are subject to change by Micron without notice.
256MB, 512MB, 1GB (x72, ECC, DR) 168-Pin SDRAM RDIMM
Features
Table 2:
Parameter
Refresh count
Device banks
Device configuration
Row address
Column address
Module ranks
Addressing
256MB
4K
4 (BA0, BA1)
128Mb (16 Meg x 8)
4K (A0–A11)
1K (A0–A9)
2 (S0#–S3#)
512MB
8K
4 (BA0, BA1)
256Mb (32 Meg x 8)
8K (A0–A12)
1K (A0–A9)
2 (S0#–S3#)
1GB
8K
4 (BA0, BA1)
512Mb (64 Meg x 8)
8K (A0–A12)
4K (A0–A9, A11)
2 (S0#–S3#)
Table 3:
Part Numbers and Timing Parameters – 256MB Modules
Base device: MT48LC16M8A2,
1
128Mb SDRAM
Part Number
2
Module
Density
256MB
256MB
256MB
Configuration
32 Meg x 72
32 Meg x 72
32 Meg x 72
Memory Clock/
Data Rate
7.5ns/133 MT/s
7.5ns/133 MT/s
7.5ns/133 MT/s
Clock Cycles
(CL-
t
RCD-
t
RP)
2-2-2
3-3-3
3-3-3
MT18LSDT3272DG-13E__
MT18LSDT3272DG-133__
3
MT18LSDT3272DY-133__
Table 4:
Part Numbers and Timing Parameters – 512MB Modules
Base device: MT48LC32M8A2,
1
256Mb SDRAM
Part Number
2
MT18LSDT6472DG-13E__
MT18LSDT6472DY-13E__
MT18LSDT6472DG-133__
MT18LSDT6472DY-133__
Module
Density
512MB
512MB
512MB
512MB
Configuration
64 Meg x 72
64 Meg x 72
64 Meg x 72
64 Meg x 72
Memory Clock/
Data Rate
7.5ns/133 MT/s
7.5ns/133 MT/s
7.5ns/133 MT/s
7.5ns/133 MT/s
Clock Cycles
(CL-
t
RCD-
t
RP)
2-2-2
2-2-2
3-3-3
3-3-3
Table 5:
Part Numbers and Timing Parameters – 1GB Modules
Base device: MT48LC64M8A2,
1
512Mb SDRAM
Part Number
2
MT18LSDT12872DG-133__
MT18LSDT12872DY-133__
Notes:
Module
Density
1GB
1GB
Configuration
128 Meg x 72
128 Meg x 72
Memory Clock/
Data Rate
7.5ns/133 MT/s
7.5ns/133 MT/s
Clock Cycles
(CL-
t
RCD-
t
RP)
3-3-3
3-3-3
1. Data sheets for the base devices can be found on Micron’s Web site.
2. All part numbers end with a two-place code (not shown) that designates component and
PCB revisions. Consult factory for current revision codes:
Example: MT18LSDT6472DG-133D1.
3. End of life.
PDF: 09005aef809b1694/Source: 09005aef809b166a
SD18C32_64_128x72D.fm - Rev. G 12/07 EN
2
Micron Technology, Inc., reserves the right to change products or specifications without notice.
©2001 Micron Technology, Inc. All rights reserved
256MB, 512MB, 1GB (x72, ECC, DR) 168-Pin SDRAM RDIMM
Pin Assignments and Descriptions
Pin Assignments and Descriptions
Figure 2:
Pin Assignments
168-Pin SDRAM RDIMM Front
Pin Symbol Pin Symbol Pin Symbol Pin Symbol
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
V
SS
DQ0
DQ1
DQ2
DQ3
V
DD
DQ4
DQ5
DQ6
DQ7
DQ8
V
SS
DQ9
DQ10
DQ11
DQ12
DQ13
V
DD
DQ14
DQ15
CB0
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
CB1
V
SS
NC
NC
V
DD
WE#
DQMB0
DQMB1
S0#
NC
V
SS
A0
A2
A4
A6
A8
A10
BA1
V
DD
V
DD
CK0
Notes:
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
V
SS
NC
S2#
DQMB2
DQMB3
NC
V
DD
NC
NC
CB2
CB3
V
SS
DQ16
DQ17
DQ18
DQ19
V
DD
DQ20
NC
NC
CKE1
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
V
SS
DQ21
DQ22
DQ23
V
SS
DQ24
DQ25
DQ26
DQ27
V
DD
DQ28
DQ29
DQ30
DQ31
V
SS
NF
NC
NC
SDA
SCL
V
DD
168-Pin SDRAM RDIMM Back
Pin Symbol Pin Symbol Pin Symbol Pin Symbol
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
V
SS
DQ32
DQ33
DQ34
DQ35
V
DD
DQ36
DQ37
DQ38
DQ39
DQ40
V
SS
DQ41
DQ42
DQ43
DQ44
DQ45
V
DD
DQ46
DQ47
CB4
106
107
108
109
110
111
CB5
V
SS
NC
NC
V
DD
CAS#
127
128
129
V
SS
CKE0
S3#
148
149
150
V
SS
DQ53
DQ54
DQ55
V
SS
DQ56
DQ57
DQ58
DQ59
V
DD
DQ60
DQ61
DQ62
DQ63
V
SS
NF
NC
SA0
SA1
SA2
V
DD
130 DQMB6 151
131 DQMB7 152
132
NC
V
DD
NC
NC
CB6
CB7
V
SS
DQ48
DQ49
DQ50
DQ51
V
DD
DQ52
NC
NC
REGE
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
112 DQMB4 133
113 DQMB5 134
114
115
116
117
118
119
120
121
122
123
124
125
S1#
RAS#
V
SS
A1
A3
A5
A7
A9
BA0
A11
V
DD
NF
135
136
137
138
139
140
141
142
143
144
145
146
126 NF/A12
1
147
1. Pin 126 is NF for 256MB and A12 for 512MB and 1GB.
PDF: 09005aef809b1694/Source: 09005aef809b166a
SD18C32_64_128x72D.fm - Rev. G 12/07 EN
3
Micron Technology, Inc., reserves the right to change products or specifications without notice.
©2001 Micron Technology, Inc. All rights reserved
256MB, 512MB, 1GB (x72, ECC, DR) 168-Pin SDRAM RDIMM
Pin Assignments and Descriptions
Table 6:
Pin Descriptions
Type
Input
Description
Address inputs:
Sampled during the ACTIVE and READ/WRITE commands, with A10
defining auto precharge, to select one location out of the memory array in the
respective device bank. A10 is sampled during a PRECHARGE command to determine
whether both device banks are precharged (A10 HIGH). The address inputs also
provide the op-code during a LOAD MODE REGISTER command. A0–A11 (256MB) and
A0–A12 (512MB, 1GB).
Bank address:
BA0 and BA1 define the device bank to which an ACTIVE, READ,
WRITE, or PRECHARGE command is being applied.
Clock:
CK0 is distributed through an on-board PLL to all devices. CK1–CK3 are
terminated.
Clock enable:
CKE enables (register HIGH) and disables (register LOW) the CK signal.
Deactivating the clock provides power-down and SELF REFRESH operation (all device
banks idle) or CLOCK SUSPEND operation (burst access in progress). CKE is synchronous
except after the device enters power-down and self refresh modes, where CKE
becomes asynchronous until after exiting the same mode. The input buffers, including
CK, are disabled during power-down and self refresh modes, providing low standby
power.
Input/output mask:
DQMB is an input mask signal for write accesses and an output
enable signal for read accesses. Input data is masked when DQMB is sampled HIGH
during a WRITE cycle. The output buffers are placed in a High-Z state (two clock
latency) when DQMB is sampled HIGH during a READ cycle.
Command inputs:
RAS#, CAS#, and WE# (along with S#) define the command being
entered.
Register enable.
Chip select:
S# enables (registered LOW) and disables (registered HIGH) the command
decoder. All commands are masked when S# is registered HIGH. S# is considered part
of the command code.
Presence-detect address inputs:
These pins are used to configure the presence-
detect device.
Serial clock for presence-detect:
SCL is used to synchronize the presence-detect
data transfer to and from the module.
Check bits.
Data input/output:
Data bus.
Serial presence-detect data:
SDA is a bidirectional pin used to transfer addresses
and data into and data out of the EEPROM portion of the module.
Power supply:
+3.3V ±0.3V.
Ground.
Not connected:
These pins are not connected on the module.
No function:
Connected within the module but provides no functionality.
Symbol
A0–A12
BA0, BA1
CK0–CK3
CKE0, CKE1
Input
Input
Input
DQMB0–DQMB7
Input
RAS#, CAS#, WE#
REGE
S0#–S3#
Input
Input
Input
SA0–SA2
SCL
CB0–CB7
DQ0–DQ63
SDA
V
DD
V
SS
NC
NF
Input
Input
Input/
Output
Input/
Output
Input/
Output
Supply
Supply
–
–
PDF: 09005aef809b1694/Source: 09005aef809b166a
SD18C32_64_128x72D.fm - Rev. G 12/07 EN
4
Micron Technology, Inc., reserves the right to change products or specifications without notice.
©2001 Micron Technology, Inc. All rights reserved
256MB, 512MB, 1GB (x72, ECC, DR) 168-Pin SDRAM RDIMM
Functional Block Diagram
Functional Block Diagram
Figure 3:
Functional Block Diagram
RS0#
RS1#
RDQMB0
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
RDQMB1
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
DQM CS#
DQ
U3
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQM CS#
DQ
U5
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQM CS#
DQ
DQ U21
DQ
DQ
DQ
DQ
DQ
DQ
DQM CS#
DQ
DQ U19
DQ
DQ
DQ
DQ
DQ
DQ
DQM CS#
DQ
U1
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQM CS#
DQ
DQ U23
DQ
DQ
DQ
DQ
DQ
DQ
RDQMB4
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
RDQMB5
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
DQM CS#
DQ
U4
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQM CS#
DQ
DQ U20
DQ
DQ
DQ
DQ
DQ
DQ
DQM CS#
DQ
U2
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQM CS#
DQ
DQ U22
DQ
DQ
DQ
DQ
DQ
DQ
CB0
CB1
CB2
CB3
CB4
CB5
CB6
CB7
RS2#
RS3#
RDQMB2
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
RDQMB3
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
DQM CS#
DQ
U9
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U10, U11, U24
RAS#
CAS#
CKE0
CKE1
WE#
A0–A11/A12
BA0
BA1
S0#–S3#
DQMB0–DQMB7
V
DD
REGE
U13
DQM CS#
DQ
DQ U15
DQ
DQ
DQ
DQ
DQ
DQ
DQM CS#
DQ
U7
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQM CS#
DQ
DQ U17
DQ
DQ
DQ
DQ
DQ
DQ
RDQMB6
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
RDQMB7
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
DQM CS#
DQ
U8
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQM CS#
DQ
DQ U16
DQ
DQ
DQ
DQ
DQ
DQ
DQM CS#
DQ
U6
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQM CS#
DQ
DQ U18
DQ
DQ
DQ
DQ
DQ
DQ
R
e
g
i
s
t
e
r
s
RRAS#: SDRAM U1–U9, U15–U23
RCAS#: SDRAM U1–U9, U15–U23
RCKE0: SDRAM U1–U9
RCKE1: SDRAM U15–U23
RWE#: SDRAM U1–U9, U15–U23
RA0–RA11/RA12: SDRAM U1–U9, U15–U23
RBA0: SDRAM U1–U9, U15–U23
RBA1: SDRAM U1–U9, U15–U23
RS0#–RS3#
RDQMB0–RDQMB7
SCL
U12
CK0
PLL
V
SS
SDRAM x 3
SDRAM x 3
SDRAM x 3
SDRAM x 3
SDRAM x 3
SDRAM x 3
Register x 3
CK1–CK3
U14
SPD EEPROM
WP A0
A1
A2
V
SS
SDA
V
DD
V
SS
SDRAM
SDRAM
V
SS
SA0 SA1 SA2
PDF: 09005aef809b1694/Source: 09005aef809b166a
SD18C32_64_128x72D.fm - Rev. G 12/07 EN
5
Micron Technology, Inc., reserves the right to change products or specifications without notice.
©2001 Micron Technology, Inc. All rights reserved